-
公开(公告)号:CN104731095B
公开(公告)日:2017-06-30
申请号:CN201510047743.9
申请日:2015-01-29
Applicant: 电子科技大学
IPC: G05D1/02
Abstract: 本发明提供一种应用于AVS的关键路径拟合电路,包括:数控振荡器单元、复位控制逻辑单元、互连线延时单元、逻辑门延时单元、任务选择器单元以及输出缓冲级单元;本发明通过将互连线延时与逻辑门延时的分开拟合,获得更高的精确度;通过实时监测数字负载的运行情况,选择运行过程中最复杂任务的关键路径进行拟合,降低关键路径拟合的裕度,这两种技术的结合使得用来拟合数字负载关键路径的AVS延时链与负载关键路径本身更好的对应,让AVS电路在高鲁棒性的前提下发挥更好地节能效果。
-
公开(公告)号:CN106788356A
公开(公告)日:2017-05-31
申请号:CN201611143728.5
申请日:2016-12-13
Applicant: 电子科技大学
IPC: H03K17/041 , H03K17/687
CPC classification number: G05F1/56 , G05F1/461 , G05F1/462 , G05F1/563 , H03K17/04106 , H03K17/04163 , H03K17/04206 , H03K17/56 , H03K17/687 , H03K2217/0018
Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种具有实时频率补偿功能的线性稳压器。本发明的技术方案是,本发明的频率补偿部分包括双频率补偿网络及补偿切换开关、脉冲延时电路;其中,双频率补偿网络及补偿切换开关为线性稳压器提供在两种不同容性负载下对应的频率补偿;脉冲延时电路产生一组相对开关脉冲信号具有一定延时的信号,以控制补偿切换开关和容性负载的接入动作。本发明的有益效果为,电路结构简单、额外功率消耗极低、没有复杂的反馈控制电路,针对特殊的具有开关容性负载的线性稳压器应用,实时优化环路频率补偿,保证在不同的负载环境下,线性稳压器具有最优的稳定性和负载瞬态响应时间。
-
公开(公告)号:CN106771486A
公开(公告)日:2017-05-31
申请号:CN201611185680.4
申请日:2016-12-20
Applicant: 电子科技大学
IPC: G01R19/00
CPC classification number: G01R19/0092
Abstract: 本发明属于集成电路技术领域,具体的说涉及一种电流采样电路。包括采样与时序控制模块、无补偿的误差放大器EA模块和输出级,采样与时序控制模块的输入端接电感电流IL,其两个输出端分别接无补偿的误差放大器EA模块的同相输入端和反相输入端;输出级的输入端接无补偿的误差放大器EA模块的输出端,其输出端输出采样电流Isense。本发明中无补偿的误差放大器EA模块在保证足够增益的同时无需补偿电路,可使误差放大器EA的增益带宽积GBW提高到10M以上;通过采样与时序控制模块的时序控制网络抑制开关信号产生的毛刺,从而减小PMW信号和LX点信号对无补偿误差放大器EA输入端以及最终采样输出电流的影响。
-
公开(公告)号:CN104539263B
公开(公告)日:2017-04-12
申请号:CN201410819918.9
申请日:2014-12-25
Applicant: 电子科技大学
IPC: H03H17/02
Abstract: 本发明涉及集成电路技术领域,特别涉及一种可重构低功耗数字FIR滤波器。本发明的FIR滤波器,包括串入并出模块、模式控制模块、系数存储模块、乘法单元动态开关模块、乘加运算模块和并入串出模块;主要通过所述模式控制模块接收串入并出模块输入的固定字长的数据,并在外部控制信号的控制下将滤波器置为配置模式或运算模式,配置模式用于对滤波器系数进行设定,然后通过所述乘法单元动态开关模块对每一阶的乘法运算单元进行判断,根据判断结果可取消乘法运算。本发明的有益效果为,可以根据需要配置系数,使滤波器能适用于不同的应用场景;通过动态地关闭一些对结果影响较小的乘法运算,能有效减小滤波器的动态功耗。本发明尤其适用于FIR滤波器。
-
公开(公告)号:CN106253879A
公开(公告)日:2016-12-21
申请号:CN201610645901.5
申请日:2016-08-09
Applicant: 电子科技大学
IPC: H03K4/94
CPC classification number: H03K4/94
Abstract: 一种峰值电压可变的梯形脉冲产生电路,属于电子电路技术领域。本发明提供的一种峰值电压可变的梯形脉冲产生电路,在外加时钟信号低电平期间通过MOS管对电容慢慢充电,当外加时钟信号由低电平翻转为高电平时,电容电压达到梯形脉冲的峰值电压,此时进入峰值电压的保持时间;同时外加时钟信号经过时钟变换电路可以生成一个占空比很小的高电平窄脉冲,该窄脉冲的高电平信号开启NMOS管,对电容进行快速放电,则电容上的电压降为零。本发明能够生成梯形脉冲,同时该梯形脉冲的峰值电压、占空比、上升和下降时间根据应用需求可以改变。本发明尤其适用于对脉冲需求比较灵活多变的电子电路领域。
-
公开(公告)号:CN106059534A
公开(公告)日:2016-10-26
申请号:CN201610424763.8
申请日:2016-06-15
Applicant: 电子科技大学
IPC: H03K3/012
CPC classification number: H03K3/012
Abstract: 本发明属于电子技术领域,涉及一种用于能量采集系统的CMOS振荡器。本发明采用电流基准和流控振荡器,可使振荡器在超低工作电压下正常工作;采用周期信号检测技术和多路选择器,可使振荡器在大工作电压范围输出正确结果。同时该振荡器还具有超低功耗和高电源抑制比的特点。具体电路由电流基准模块、环形流控振荡器、电平位移模块、周期信号鉴别电路、多路选择器和输出缓冲级构成。该发明属于电力电子技术领域。
-
公开(公告)号:CN106027024A
公开(公告)日:2016-10-12
申请号:CN201610321765.4
申请日:2016-05-16
Applicant: 电子科技大学
IPC: H03K19/003
CPC classification number: H03K19/0016 , H03K19/00323
Abstract: 本发明属于电子电路技术领域,具体的说涉及一种带延迟检测的低功耗寄存器单元电路。本发明主要为基于错误传播的Razor电路设计提供了具有数据转存功能的寄存器单元电路,该电路能完成数据存储,在数据指定窗口跳变的检测和数据转存的功能,数据从输入D到输出端口Q与数据从QS经过三态门到输出端口Q的延迟一致性非常好。本发明的有益效果为,相对于传统的基于触发器电路,本发明的寄存器单元电路与基于错误传播的Razor纠错电路相配合,可以在保持电路工作频率不变的情况下,降低供电电压,使电路正常工作。由于数字集成电路的功耗与供电电压成正比,供电电压下降就可以降低电路的功耗,对一般的数字集成电路供电电压可以下降10%以上,功耗降低15%以上。
-
公开(公告)号:CN104104229B
公开(公告)日:2016-08-31
申请号:CN201410359504.2
申请日:2014-07-25
Applicant: 电子科技大学
IPC: H02M3/157
Abstract: 本发明涉及模拟集成电路技术领域,具体涉及一种静态电流控制装置。本发明包括推挽输出级电路、电流比较器和失调控制器,所示失调控制器分别与推挽输出级电路和电流比较器连接;其中,其中,推挽输出级电路用于确定输出电压,同时放大输出点与输入电压的误差为负载提供或抽取电流;电流比较器通过采样上下两个共源极晶体管电流与参考电流进行比较,并将比较结果提供给失调控制器,失调控制器通过数字控制模块控制电流镜像比,从而调节失调电压控制静态电流。本发明的有益效果为,电路结构简单,没有复杂的反馈控制电路,能够有效提高带宽,同时减小工艺和温度偏差的影响。本发明尤其适用于静态电流控制装置。
-
公开(公告)号:CN104950975B
公开(公告)日:2016-07-27
申请号:CN201510377356.1
申请日:2015-06-30
Applicant: 电子科技大学
IPC: G05F1/56
Abstract: 本发明属于模拟集成电路技术领域,具体的说涉及一种无输出电容型高电源抑制比的低压差线性稳压器。本发明的一种低压差线性稳压器,包括依次连接的偏置电路、第一运算放大器A1、第二运算放大器A2、密勒补偿电路和输出电路;其特征在于,还包括电源抑制比增强电路;偏置电路为误差放大器A1、A2提供尾电流,密勒补偿电路由PMOS管P6、P7和NMOS管N11、N12以及电容Cm组成;输出电路由功率管MP、反馈电阻Rf、负载电阻RL所组成;电源抑制比增强电路由宽带宽的运算放大器A3、电阻R1、R2、电容C2以及PMOS管P8所组成。本发明的有益效果为,能够有效提高LDR中频段的电源抑制能力,同时采用片内补偿的方法,使得芯片更易于集成。本发明尤其适用于低压差线性稳压器。
-
公开(公告)号:CN105450019A
公开(公告)日:2016-03-30
申请号:CN201610038763.4
申请日:2016-01-20
Applicant: 电子科技大学
Abstract: 本发明涉及集成电路技术领域,特别涉及一种用于DC-DC变换器的驱动电路。本发明的电路包括反馈控制单元、驱动控制单元、开关管缓冲器、功率开关管和自举电容Cboot、输出滤波电感L、滤波电容Cout以及负载Load。所述功率开关管分为上管和下管,分别由k段共m个并联的NMOS管构成,根据负载电流的不同,可以控制开启不同段数的功率开关管。负载越轻开启的功率开关管段数越少,当功率开关管开启段数为1时,浮动栅压驱动功能开始工作,根据负载电流的不同调整栅极驱动电压,从而降低了在轻载情况下的驱动损耗,进而提高了DC-DC变换器的效率,特别是轻载情况下的效率。本发明尤其适用于大电流负载的DC-DC变换器轻载情况下效率的提高。
-
-
-
-
-
-
-
-
-