管理完成时刻的存储控制器及其操作方法

    公开(公告)号:CN113093989A

    公开(公告)日:2021-07-09

    申请号:CN202010960350.8

    申请日:2020-09-14

    Abstract: 提供了一种存储控制器以及操作存储控制器的方法,所述存储控制器与包括提交队列和完成队列的主机通信。所述操作方法包括:从主机接收提交队列门铃;响应于接收到的提交队列门铃,从主机的提交队列取回包括延迟的第一命令;处理取回的第一命令;以及在基于延迟的时刻将指示完全处理第一命令的第一完成写至主机的完成队列中。

    具有多通道接口的存储系统及其操作方法

    公开(公告)号:CN106057242B

    公开(公告)日:2021-06-08

    申请号:CN201610212732.6

    申请日:2016-04-07

    Abstract: 一种包括存储器控制器的存储系统,该存储器控制器具有经由通道连接存储器组的通道接口。每个通道接口与从输入时钟得出的从时钟同步地传递控制、地址和/或数据(CAD)信号到经通道连接的存储器组。通过通道接口的应用唯一地生成的各种从时钟指定相位/频率调制或者时间延迟,以使得相应的CAD信号特征为偏斜的转换定时。

    存储设备组及包括存储设备组的存储系统

    公开(公告)号:CN110580129A

    公开(公告)日:2019-12-17

    申请号:CN201910088802.5

    申请日:2019-01-30

    Abstract: 提供了一种存储设备组。该存储设备组包括存储设备和可重构逻辑芯片,该存储设备能够与主机通信并包括控制器,该控制器被配置为通过对数据进行加密来生成加密的输入数据;该可重构逻辑芯片被配置为从存储设备接收加密的输入数据、通过根据预定的配置处理加密的输入数据来生成已处理数据、并且通过对已处理数据进行加密来生成加密的输出数据。

    非易失存储器、计算系统、及读取方法

    公开(公告)号:CN108628766A

    公开(公告)日:2018-10-09

    申请号:CN201710178677.8

    申请日:2017-03-23

    CPC classification number: G06F12/0853 G06F12/0855 G06F12/0882

    Abstract: 本发明涉及一种由计算系统执行的读取方法,该计算系统包括处理器、至少一个非易失存储器和执行所述至少一个非易失存储器的高速缓冲功能的至少一个高速缓冲存储器。所述方法包括从处理器接收关于关键字的读取请求。通过对应于读取请求的标签确定操作,作出是否产生高速缓冲未中的确定。当标签确定操作的结果表示产生了高速缓冲未中时,以环绕方案从至少一个非易失存储器接收对应于读取请求的页数据。当页数据的关键字被接收时,将该关键字输出到处理器。

    存储设备组及包括存储设备组的存储系统

    公开(公告)号:CN110580129B

    公开(公告)日:2024-08-09

    申请号:CN201910088802.5

    申请日:2019-01-30

    Abstract: 提供了一种存储设备组。该存储设备组包括存储设备和可重构逻辑芯片,该存储设备能够与主机通信并包括控制器,该控制器被配置为通过对数据进行加密来生成加密的输入数据;该可重构逻辑芯片被配置为从存储设备接收加密的输入数据、通过根据预定的配置处理加密的输入数据来生成已处理数据、并且通过对已处理数据进行加密来生成加密的输出数据。

    存储器控制器和存储器系统
    7.
    发明公开

    公开(公告)号:CN116204115A

    公开(公告)日:2023-06-02

    申请号:CN202211530997.2

    申请日:2022-12-01

    Abstract: 提供存储器控制器和存储器系统。存储器控制器包括:缓冲存储器,其包括存储体;一个或多个主机访问单元,其被配置为针对主机执行对缓冲存储器的访问;一个或多个存储器访问单元,其被配置为针对存储器装置执行对缓冲存储器的访问;以及处理器,其被配置为控制存储器控制器的操作。处理器将存储体分成用于与主机有关的外部操作的外部存储体组以及用于存储器系统内的内部操作的内部存储体组。主机访问单元访问外部存储体组。存储器访问单元访问外部存储体组以执行外部操作,并且访问内部存储体组以执行内部操作。

Patent Agency Ranking