存储器控制器和存储器系统
    1.
    发明公开

    公开(公告)号:CN116204115A

    公开(公告)日:2023-06-02

    申请号:CN202211530997.2

    申请日:2022-12-01

    Abstract: 提供存储器控制器和存储器系统。存储器控制器包括:缓冲存储器,其包括存储体;一个或多个主机访问单元,其被配置为针对主机执行对缓冲存储器的访问;一个或多个存储器访问单元,其被配置为针对存储器装置执行对缓冲存储器的访问;以及处理器,其被配置为控制存储器控制器的操作。处理器将存储体分成用于与主机有关的外部操作的外部存储体组以及用于存储器系统内的内部操作的内部存储体组。主机访问单元访问外部存储体组。存储器访问单元访问外部存储体组以执行外部操作,并且访问内部存储体组以执行内部操作。

    地址转换高速缓存以及包括地址转换高速缓存的系统

    公开(公告)号:CN116204452A

    公开(公告)日:2023-06-02

    申请号:CN202211452901.5

    申请日:2022-11-18

    Abstract: 公开了一种地址转换高速缓存(ATC),被配置为存储指示虚拟地址和存储器件的物理地址之间的映射信息的转换条目。该ATC包括多个灵活页组高速缓存、共享高速缓存和高速缓存管理器。每个灵活页组高速缓存存储与分配给该灵活页组高速缓存的页大小相对应的转换条目。无论页大小如何,共享高速缓存都存储没有存储在多个灵活页组高速缓存中的转换条目。高速缓存管理器向每个灵活页组高速缓存分配页大小、管理与分配给多个灵活页组高速缓存的页大小有关的高速缓存页信息、并基于高速缓存页信息来控制多个灵活页组高速缓存和共享高速缓存。

    提供直接存储器存取的存储设备、计算系统以及操作方法

    公开(公告)号:CN118689794A

    公开(公告)日:2024-09-24

    申请号:CN202410310351.6

    申请日:2024-03-19

    Abstract: 一种存储设备包括:缓冲存储器;第一直接存储器存取(DMA)电路,被配置为将来自主机的数据提供给缓冲存储器或者将存储在缓冲存储器中的数据提供给主机并输出第一虚拟地址;第二DMA电路,被配置为将从非易失性存储器读取的数据提供给缓冲存储器或者将存储在缓冲存储器中的数据提供给非易失性存储器并输出第二虚拟地址;地址转换电路,被配置为当第一虚拟地址或第二虚拟地址被包括在参考范围中时将第一虚拟地址或第二虚拟地址转换为物理地址,并且当第一虚拟地址或第二虚拟地址未被包括在参考范围中时跳过转换操作。缓冲器控制器被配置为基于未被包括的第一虚拟地址或第二虚拟地址的物理地址来访问缓冲存储器。

Patent Agency Ranking