半导体器件及其制造方法
    1.
    发明公开

    公开(公告)号:CN117936460A

    公开(公告)日:2024-04-26

    申请号:CN202311376878.0

    申请日:2023-10-23

    Abstract: 本发明提供一种半导体器件的制造方法和一种半导体器件,该制造方法包括:在子栅极牺牲图案和半导体图案的堆叠结构上形成彼此间隔开的多个主栅极牺牲图案;在主栅极牺牲图案之间形成第一绝缘层;去除主栅极牺牲图案;去除子栅极牺牲图案;在从其去除了主栅极牺牲图案的空间中形成主栅极虚设图案;在从其去除了子栅极牺牲图案的空间中形成多个子栅极虚设图案;在去除了第一绝缘层的空间下方形成凹陷;在凹陷内形成源极/漏极图案;在源极/漏极图案上形成第二绝缘层;去除主栅极虚设图案和子栅极虚设图案;以及在去除了主栅极虚设图案和子栅极虚设图案的空间中形成栅极电极。

    集成电路器件
    2.
    发明公开
    集成电路器件 审中-实审

    公开(公告)号:CN117199071A

    公开(公告)日:2023-12-08

    申请号:CN202310660218.9

    申请日:2023-06-05

    Abstract: 一种集成电路(IC)器件包括:鳍型有源区;沟道区,在鳍型有源区上;栅极线,在鳍型有源区上围绕沟道区;源极/漏极区,在鳍型有源区上与栅极线相邻并具有面对沟道区的侧壁,其中源极/漏极区包括第一缓冲层、第二缓冲层和主体层,第一缓冲层、第二缓冲层和主体层在远离鳍型有源区的方向上依次堆叠,每个包括掺有p型掺杂剂的Si1‑xGex层(x大于0),并具有不同的Ge浓度,第二缓冲层共形地覆盖第一缓冲层的面对主体层的表面。第二缓冲层的侧缓冲部分与底缓冲部分的厚度比率在约0.9至约1.1的范围内。

Patent Agency Ranking