电子部件
    1.
    发明公开
    电子部件 审中-实审

    公开(公告)号:CN118675848A

    公开(公告)日:2024-09-20

    申请号:CN202410277861.8

    申请日:2024-03-12

    Abstract: 本发明涉及一种电子部件,其具备:素体,其具有作为安装面的主面;线圈部,其在素体内由多个线圈导体形成有线圈的图案;以及一对外部电极,其形成于素体的主面上,并与线圈部电连接,外部电极具有从素体的主面露出的第一电极层、和埋入素体内的第二电极层,从与主面正交的第一方向观察,第一电极层具有与第二电极层重叠的第一区域、和不与第二电极层重叠的第二区域,从第一方向观察,第二区域与线圈导体重叠,第二电极层具有从所述第一电极层的外缘伸出的扩张部。

    线圈部件
    2.
    发明公开

    公开(公告)号:CN1581376A

    公开(公告)日:2005-02-16

    申请号:CN200410070288.6

    申请日:2004-08-04

    CPC classification number: H01F17/0006 H01F2017/0046 H01F2017/0093

    Abstract: 第一线圈导体及第二线圈导体,呈螺旋形状,配置在第一磁性基板和第二磁性基板之间。第一线圈导体及第二线圈导体包括在第一绝缘层上互相具有规定间隔地配置的第一部分和互相立体地交叉的第二部分。第一线圈导体及第二线圈导体,从与第一磁性基板(第二磁性基板)的主面相垂直的方向来看,在其途中部分进行交叉。

    层叠线圈零件
    3.
    发明公开
    层叠线圈零件 审中-实审

    公开(公告)号:CN116453824A

    公开(公告)日:2023-07-18

    申请号:CN202310008366.2

    申请日:2023-01-04

    Abstract: 层叠线圈零件(1)具备素体(2)、第一端子电极(3)及第二端子电极(4)、以及线圈(5),线圈(5)包含第一配线部(6)、第二配线部(7)以及柱部(8),柱部(8)具有在第二方向(D2)上交替层叠的第一柱部件(8A)和第二柱部件(8B),第一柱部件(8A)的第一面(8Aa)的面积及第二面(8Ab)的面积比第二柱部件(8B)的第一面(8Ba)的面积及第二面(8Bb)的面积大、或比第二柱部件(8B)的第一面(8Ba)的面积及第二面(8Bb)的面积小。

    电子部件及其制造方法
    5.
    发明授权

    公开(公告)号:CN1929050B

    公开(公告)日:2013-02-06

    申请号:CN200610111063.X

    申请日:2006-08-18

    Abstract: 本发明涉及在印刷电路基板或者混合式IC(HIC)上安装的表面安装型的电子部件及其制造方法,其目的在于提供能够实现小型化、低厚度化以及低成本化的电子部件及其制造方法。作为电子部件的共模扼流圈(1)具有将绝缘层(7)、形成有线圈导体的线圈层(未图示)以及电连接在线圈导体上的外部电极(11a、11b、11c、11d)用薄膜形成技术依次形成在硅基板(3)上的作为整体的长方体形状的外形。外部电极(11a、11b、11c、11d)在绝缘层(7)上表面(安装面)上扩展形成。

    共态扼流线圈及其制造方法

    公开(公告)号:CN1661738B

    公开(公告)日:2012-05-23

    申请号:CN200510051691.9

    申请日:2005-02-25

    CPC classification number: H01F27/2804 H01F41/046 H01F2027/2809

    Abstract: 线圈部件及其制造方法。本发明涉及作为共态扼流线圈和变压器的主要部件等用的线圈部件及其制造方法,目的在于提供一种共态滤波特性良好的小型、低高度的线圈部件及其制造方法。共态扼流线圈(1)具有在相向配置的磁性基板(3、5)之间按绝缘膜(7a)、线圈导体(9)、绝缘膜(7b)、线圈导体(11)及绝缘膜(7c)的顺序依次层叠的结构。线圈导体(9)上部形成为凸状,绝缘膜(7b)以仿照线圈导体(9)上部形状的方式形成,线圈导体(11)的底部以仿照绝缘膜(7b)上部形状的方式形成为凹形。

    共模扼流圈及其制造方法

    公开(公告)号:CN1949412B

    公开(公告)日:2011-12-14

    申请号:CN200610141616.6

    申请日:2006-09-29

    Abstract: 本发明涉及共模扼流圈及其制造方法,其目的在于:提供能够实现小型化、薄型化及低成本化的共模扼流圈及其制造方法。共模扼流圈(1)包括用薄膜形成技术在由单结晶硅形成的硅基板(51)上形成绝缘层(60)、第1螺旋线圈部(11)、第2螺旋线圈部(12)及闭合磁路(141),整体上具有长方体状的外形。第1和第2螺旋线圈部(11、12),以其螺旋轴与硅基板(51)的基板面大体平行的方式形成。

    电子部件
    9.
    发明公开
    电子部件 审中-实审

    公开(公告)号:CN119764008A

    公开(公告)日:2025-04-04

    申请号:CN202411105478.0

    申请日:2024-08-13

    Abstract: 本发明的线圈部件(1)具备:素体(2)、第一端子电极(3)及第二端子电极(4)、配置于素体内靠近主面(2c)位置且与第一端子电极(3)及第二端子电极(4)电连接的第一导体(6)、配置于素体(2)内靠近主面(2d)的位置且与第一端子电极(3)及第二端子电极(4)电连接的第二导体(7),素体(2)由具有光透射性的材料形成,在第一导体(6)中,在面向主面(2c)的第一面(6A)上设置有由与第一导体(6)不同的材料形成的识别部(13)。

    层叠线圈部件
    10.
    发明公开
    层叠线圈部件 审中-公开

    公开(公告)号:CN116805548A

    公开(公告)日:2023-09-26

    申请号:CN202310287962.9

    申请日:2023-03-23

    Abstract: 本发明的层叠线圈部件(1)具备:素体(2)、第一端子电极(3)及第二端子电极(4)、线圈(5)、以及第一连接导体(9)及第二连接导体(10),第一连接导体(9)及第二连接导体(10)中的各个的第一方向(D1)的长度(C1),比与第一连接导体(9)及第二连接导体(10)连接的支柱部(8)的第一方向(D1)的长度(P1)长,且为第一端子电极(3)及第二端子电极(4)的第一方向(D1)的长度(E1)以下。

Patent Agency Ranking