一种RST/EN电路
    1.
    发明公开
    一种RST/EN电路 审中-公开

    公开(公告)号:CN120017019A

    公开(公告)日:2025-05-16

    申请号:CN202510092525.0

    申请日:2025-01-21

    Abstract: 本发明属于模拟集成电路技术领域,涉及一种RST/EN电路,包括:迟滞比较器和脉冲宽度检测电路;迟滞比较器的输入端接RST/EN信号、输出端接脉冲宽度检测电路的输入端,脉冲宽度检测电路的输出端输出RST/EN_OUT信号;其中,RST/EN为复位/使能,RST/EN_OUT为复位/使能输出;本发明的迟滞比较器抗干扰能力强,脉冲宽度检测电路可以滤除毛刺,结合迟滞比较器和脉冲宽度检测电路,使得RST/EN电路输出的RST/EN_OUT信号的完整性好、质量高,避免由于噪声或失真导致的误差,从而能够有效提高驱动芯片的抗噪能力和减少外部干扰的影响,从而增强驱动芯片在复杂环境中的稳定性。

    一种平滑切换的环路选择器
    2.
    发明公开

    公开(公告)号:CN119834614A

    公开(公告)日:2025-04-15

    申请号:CN202510020936.9

    申请日:2025-01-07

    Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种平滑切换的环路选择器,包括偏置电路、并联的四个环路比较器以及电压反馈电路,其中电流偏置电路用于为后级电路提供偏置电压,电压反馈电路用于根据并联的四个环路比较器输出的信号产生基准电压,并联的四个环路比较器用于与电压反馈电路结合产生复合反馈电压,产生基准电压和复合反馈电压用于送入到误差放大器中控制环路。本发明提出的环路选择电路采用了补偿网络复用策略,通过单个Type‑Ⅱ补偿网络实现四个环路的稳定,减少75%的补偿网络版图面积;另外通过引入多环路复合反馈设计,实现了环路了切换的平滑性。

    一种防穿通逻辑电路
    3.
    发明授权

    公开(公告)号:CN114785336B

    公开(公告)日:2025-04-01

    申请号:CN202210570715.5

    申请日:2022-05-24

    Inventor: 周泽坤 毕栋梁

    Abstract: 本发明涉及一种防穿通逻辑电路,属于模拟集成电路技术领域。该电路分为高压侧防穿通电路和低压侧防穿通电路,将低压侧防穿通电路的输出信号NG实时传递到高压侧防穿通电路中MN1的栅极,同时将高压侧防穿通电路的输出信号PG实时传递到低压侧防穿通电路中MP3的栅极,只有当低压侧输出信号为低电平时,高侧输入HIN为低才能拉高A点,使后续与非门输出为低电平,使高压侧输出信号为低电平。同样的对称结构,只有当高压侧的输出信号为高电平,才能在LIN输入为高电平时,拉低B点,后续的或非门输出高电平,使低压侧输出信号为高电平。本发明通过对防穿通逻辑电路设计的改进,降低了电路复杂度,提高了可靠性,能够有效防止功率管穿通。

    一种防穿通逻辑电路
    4.
    发明公开

    公开(公告)号:CN114785336A

    公开(公告)日:2022-07-22

    申请号:CN202210570715.5

    申请日:2022-05-24

    Inventor: 周泽坤 毕栋梁

    Abstract: 本发明涉及一种防穿通逻辑电路,属于模拟集成电路技术领域。该电路分为高压侧防穿通电路和低压侧防穿通电路,将低压侧防穿通电路的输出信号NG实时传递到高压侧防穿通电路中MN1的栅极,同时将高压侧防穿通电路的输出信号PG实时传递到低压侧防穿通电路中MP3的栅极,只有当低压侧输出信号为低电平时,高侧输入HIN为低才能拉高A点,使后续与非门输出为低电平,使高压侧输出信号为低电平。同样的对称结构,只有当高压侧的输出信号为高电平,才能在LIN输入为高电平时,拉低B点,后续的或非门输出高电平,使低压侧输出信号为高电平。本发明通过对防穿通逻辑电路设计的改进,降低了电路复杂度,提高了可靠性,能够有效防止功率管穿通。

    一种窄脉冲检测与计数电路
    5.
    发明公开

    公开(公告)号:CN116449111A

    公开(公告)日:2023-07-18

    申请号:CN202310219254.1

    申请日:2023-03-08

    Inventor: 毕栋梁 周泽坤

    Abstract: 本发明涉及一种窄脉冲检测与计数电路,属于集成电路领域。本发明采用模拟电路设计的方法和数字电路设计的方法结合,先用模拟电路滤除窄脉冲信号,然后用滤除窄脉冲前的信号对滤除窄脉冲后的信号做双边沿采样。本质就是输入信号去双边沿采样延时之后的输入信号。然后再根据采样结果做同或运算。双边沿采样到相同的信号,则表示检测到窄脉冲,输出高电平;反之双边沿检测结果是不同的信号,则表示检测到的不是窄脉冲,输出低电平。该方法不需要高频采样时钟,检测延迟也只有一个窄脉冲的时间,检测输出可级联实现连续多个窄脉冲的检测,电路实现简单,可扩展性极强。可自由级联实现自定义的连续窄脉冲检测与计数。

Patent Agency Ranking