一种防穿通逻辑电路
    1.
    发明授权

    公开(公告)号:CN114785336B

    公开(公告)日:2025-04-01

    申请号:CN202210570715.5

    申请日:2022-05-24

    Inventor: 周泽坤 毕栋梁

    Abstract: 本发明涉及一种防穿通逻辑电路,属于模拟集成电路技术领域。该电路分为高压侧防穿通电路和低压侧防穿通电路,将低压侧防穿通电路的输出信号NG实时传递到高压侧防穿通电路中MN1的栅极,同时将高压侧防穿通电路的输出信号PG实时传递到低压侧防穿通电路中MP3的栅极,只有当低压侧输出信号为低电平时,高侧输入HIN为低才能拉高A点,使后续与非门输出为低电平,使高压侧输出信号为低电平。同样的对称结构,只有当高压侧的输出信号为高电平,才能在LIN输入为高电平时,拉低B点,后续的或非门输出高电平,使低压侧输出信号为高电平。本发明通过对防穿通逻辑电路设计的改进,降低了电路复杂度,提高了可靠性,能够有效防止功率管穿通。

    一种防穿通逻辑电路
    2.
    发明公开

    公开(公告)号:CN114785336A

    公开(公告)日:2022-07-22

    申请号:CN202210570715.5

    申请日:2022-05-24

    Inventor: 周泽坤 毕栋梁

    Abstract: 本发明涉及一种防穿通逻辑电路,属于模拟集成电路技术领域。该电路分为高压侧防穿通电路和低压侧防穿通电路,将低压侧防穿通电路的输出信号NG实时传递到高压侧防穿通电路中MN1的栅极,同时将高压侧防穿通电路的输出信号PG实时传递到低压侧防穿通电路中MP3的栅极,只有当低压侧输出信号为低电平时,高侧输入HIN为低才能拉高A点,使后续与非门输出为低电平,使高压侧输出信号为低电平。同样的对称结构,只有当高压侧的输出信号为高电平,才能在LIN输入为高电平时,拉低B点,后续的或非门输出高电平,使低压侧输出信号为高电平。本发明通过对防穿通逻辑电路设计的改进,降低了电路复杂度,提高了可靠性,能够有效防止功率管穿通。

Patent Agency Ranking