一种电压偏置电路
    2.
    发明公开

    公开(公告)号:CN118732762A

    公开(公告)日:2024-10-01

    申请号:CN202410872450.3

    申请日:2024-07-01

    IPC分类号: G05F1/56

    摘要: 本申请公开了一种电压偏置电路,包括:由电流源、第一NMOS管、第二NMOS管、第三NMOS管、第一PMOS管、第二PMOS管和电压偏置电路构成的电流镜结构;其中,电压偏置电路包括多个开关单元,接收外部数字控制信号,并基于外部数字控制信号切换多个开关单元的开关状态以输出不同的电流。本发明通过外部数字控制信号调节多个开关单元的导通,从而精确地调节该电路对外输出电流的大小,并且在控制时开关的关断闭合的次数和复杂程度均较低,在切换时对电路的影响时间以及建立时间均较短。

    应用于高速ADC输入缓冲器的自适应电流产生电路及方法

    公开(公告)号:CN114564068B

    公开(公告)日:2023-07-14

    申请号:CN202210204295.9

    申请日:2022-03-02

    IPC分类号: H03M1/00 G05F3/26 H03M1/12

    摘要: 本发明提供一种应用于高速ADC输入缓冲器的自适应电流产生电路及方法,所述自适应电流产生电路包括反相器驱动链、分频器、频率检测器、低通滤波器、静态比较器组及可控电流镜;本发明先后依次通过反相器驱动链的转换、分频器的分频、频率检测器的频率检测及低通滤波器的转换,将输入缓冲器的输入模拟信号转换为直流形式的鉴频电压,再通过静态比较器组的多次比较,得到N位数字码,最后通过N位数字码来控制可控电流镜,可控电流镜在N位数字码的控制下为输入缓冲器提供大小可调的输入电流,输入电流的大小与输入模拟信号的频率大小正相关,这不仅可以有效避免过大输入电流造成的功耗浪费,还可以避免过大输入电流或过小输入电流造成的性能恶化。

    一种基于时间交织ADC的通道随机化电路及方法

    公开(公告)号:CN114244362A

    公开(公告)日:2022-03-25

    申请号:CN202111369410.X

    申请日:2021-11-18

    IPC分类号: H03M1/12

    摘要: 本发明提出一种基于时间交织ADC的通道随机化电路及方法,包括:通道选择模块,用于根据主时钟和生成的随机数输出M个时钟接收控制信号和经过编码后的N个数据接收控制信号;多相时钟分配模块,用于根据采样主时钟生成N个多相时钟,并根据所述时钟接收控制信号对所述多相时钟进行重分配,输出M个重分配时钟信号;时间交织ADC模块,用于根据所述重分配时钟信号输出M个输出数据以及对应数量的通道量化完成信号;可调延时模块,用于设置所述数据接收控制信号延时大小;以及,时序分配控制模块,用于根据延时后的数据接收控制信号和所述通道量化完成信号控制所述输出数据按照时间顺序依次排列输出。

    带隙基准电压电路及带隙基准电压的补偿方法

    公开(公告)号:CN114237339A

    公开(公告)日:2022-03-25

    申请号:CN202111459150.5

    申请日:2021-12-01

    IPC分类号: G05F1/567

    摘要: 本发明提供一种带隙基准电压电路及带隙基准电压的补偿方法,所述带隙基准电压电路包括:一阶温度补偿带隙基准单元,输出具有一阶温度补偿的带隙基准电压;二阶温度补偿单元,接一阶温度补偿带隙基准单元,向一阶温度补偿带隙基准单元输出具有二阶正温度系数的补偿电流,对带隙基准电压进行二阶温度补偿。本发明通过一阶温度补偿带隙基准单元产生具有一阶温度补偿的带隙基准电压,通过二阶温度补偿单元产生具有二阶正温度系数的补偿电流,再把具有二阶正温度系数的补偿电流作用到带隙基准电压上,有效实现了输出带隙基准电压的二阶温度补偿。

    一种高线性度的相位插值电路、方法及电子设备

    公开(公告)号:CN113364433A

    公开(公告)日:2021-09-07

    申请号:CN202110712767.7

    申请日:2021-06-25

    IPC分类号: H03K5/135

    摘要: 本发明适用于集成电路领域,提供了一种高线性度的相位插值电路、方法及电子设备,所述电路包括:两个相位插值器、两个相位选择器、缓冲器和外环参考时钟;外环参考时钟输出4个相位相差90°的参考时钟信号;两个相位选择器分别接收4个参考时钟信号中的一对反相参考时钟信号,在第一选择控制信号、第二选择控制信号和调节控制信号的控制下,生成两对正交差分时钟信号;两个相位插值器分别接收一对正交差分时钟信号,在一对反相相位控制信号的控制下,对两对正交差分时钟信号进行插值,得到不同的恢复时钟信号;缓冲器接收恢复时钟信号,生成输出时钟信号;解决了现有技术中相位插值器线性度低和功耗高等问题。

    数字滤波器及全数字时钟数据恢复电路

    公开(公告)号:CN113328730B

    公开(公告)日:2023-03-14

    申请号:CN202110595127.2

    申请日:2021-05-28

    IPC分类号: H03H17/06 H03L7/093

    摘要: 本发明提供了一种数字滤波器及全数字时钟数据恢复电路,其中数字滤波器包括用于将输入的待补偿数字输入数据拆分为高位数据、第一低位数据和第二低位数据,并对高位数据进行频率积分处理的频率积分器,用于依次对输入的第一低位数据进行累加处理和量化处理的一阶sigma‑delta补偿电路,以及用于对输入的频率积分处理后的所述高位数据以及累加处理和量化处理后的所述第一低位数据进行全加处理,得到全加数据的全加器,通过采用一阶sigma‑delta补偿电路对原本舍弃的部分低位数据进行处理,既减少数字滤波器中积分路径所需的数据位数,减轻数字滤波器设计难度,又拓展了累加器的位数,从而降低了数字滤波器的设计难度和功耗,提高了数字滤波器的工作频率。

    一种高线性度的相位插值电路、方法及电子设备

    公开(公告)号:CN113364433B

    公开(公告)日:2022-09-27

    申请号:CN202110712767.7

    申请日:2021-06-25

    IPC分类号: H03K5/135

    摘要: 本发明适用于集成电路领域,提供了一种高线性度的相位插值电路、方法及电子设备,所述电路包括:两个相位插值器、两个相位选择器、缓冲器和外环参考时钟;外环参考时钟输出4个相位相差90°的参考时钟信号;两个相位选择器分别接收4个参考时钟信号中的一对反相参考时钟信号,在第一选择控制信号、第二选择控制信号和调节控制信号的控制下,生成两对正交差分时钟信号;两个相位插值器分别接收一对正交差分时钟信号,在一对反相相位控制信号的控制下,对两对正交差分时钟信号进行插值,得到不同的恢复时钟信号;缓冲器接收恢复时钟信号,生成输出时钟信号;解决了现有技术中相位插值器线性度低和功耗高等问题。