数字滤波器及全数字时钟数据恢复电路

    公开(公告)号:CN113328730B

    公开(公告)日:2023-03-14

    申请号:CN202110595127.2

    申请日:2021-05-28

    IPC分类号: H03H17/06 H03L7/093

    摘要: 本发明提供了一种数字滤波器及全数字时钟数据恢复电路,其中数字滤波器包括用于将输入的待补偿数字输入数据拆分为高位数据、第一低位数据和第二低位数据,并对高位数据进行频率积分处理的频率积分器,用于依次对输入的第一低位数据进行累加处理和量化处理的一阶sigma‑delta补偿电路,以及用于对输入的频率积分处理后的所述高位数据以及累加处理和量化处理后的所述第一低位数据进行全加处理,得到全加数据的全加器,通过采用一阶sigma‑delta补偿电路对原本舍弃的部分低位数据进行处理,既减少数字滤波器中积分路径所需的数据位数,减轻数字滤波器设计难度,又拓展了累加器的位数,从而降低了数字滤波器的设计难度和功耗,提高了数字滤波器的工作频率。

    一种高线性度的相位插值电路、方法及电子设备

    公开(公告)号:CN113364433B

    公开(公告)日:2022-09-27

    申请号:CN202110712767.7

    申请日:2021-06-25

    IPC分类号: H03K5/135

    摘要: 本发明适用于集成电路领域,提供了一种高线性度的相位插值电路、方法及电子设备,所述电路包括:两个相位插值器、两个相位选择器、缓冲器和外环参考时钟;外环参考时钟输出4个相位相差90°的参考时钟信号;两个相位选择器分别接收4个参考时钟信号中的一对反相参考时钟信号,在第一选择控制信号、第二选择控制信号和调节控制信号的控制下,生成两对正交差分时钟信号;两个相位插值器分别接收一对正交差分时钟信号,在一对反相相位控制信号的控制下,对两对正交差分时钟信号进行插值,得到不同的恢复时钟信号;缓冲器接收恢复时钟信号,生成输出时钟信号;解决了现有技术中相位插值器线性度低和功耗高等问题。

    一种连续时间型Delta-Sigma调制器
    6.
    发明公开

    公开(公告)号:CN118764032A

    公开(公告)日:2024-10-11

    申请号:CN202410983363.5

    申请日:2024-07-22

    IPC分类号: H03M3/00 H03K19/20

    摘要: 本申请公开了一种连续时间型Delta‑Sigma调制器,包括:积分器模块、量化器模块、DEM模块和DAC模块,积分器模块处理的信号送入量化器模块进行量化,量化器在量化后输出8位温度计控制码,温度计控制码输入DEM模块后在多级交换单元处理下进行置乱,置乱处理后的温度计控制码输出至四级反馈DAC控制其反馈电流;本发明通过DEM技术,即动态单元匹配技术,对DAC的失配进行整形,通过对控制DAC的信号进行处理从而改善其失配,综合考虑了功耗、面积和速度等方面,采用一阶整形的DEM技术对DAC的失配进行消除,有效地降低了反馈DAC的非线性失真,相较于其他技术成本更低,降低了电路的开销。

    一种电压偏置电路
    8.
    发明公开

    公开(公告)号:CN118732762A

    公开(公告)日:2024-10-01

    申请号:CN202410872450.3

    申请日:2024-07-01

    IPC分类号: G05F1/56

    摘要: 本申请公开了一种电压偏置电路,包括:由电流源、第一NMOS管、第二NMOS管、第三NMOS管、第一PMOS管、第二PMOS管和电压偏置电路构成的电流镜结构;其中,电压偏置电路包括多个开关单元,接收外部数字控制信号,并基于外部数字控制信号切换多个开关单元的开关状态以输出不同的电流。本发明通过外部数字控制信号调节多个开关单元的导通,从而精确地调节该电路对外输出电流的大小,并且在控制时开关的关断闭合的次数和复杂程度均较低,在切换时对电路的影响时间以及建立时间均较短。

    一种高线性度的相位插值电路、方法及电子设备

    公开(公告)号:CN113364433A

    公开(公告)日:2021-09-07

    申请号:CN202110712767.7

    申请日:2021-06-25

    IPC分类号: H03K5/135

    摘要: 本发明适用于集成电路领域,提供了一种高线性度的相位插值电路、方法及电子设备,所述电路包括:两个相位插值器、两个相位选择器、缓冲器和外环参考时钟;外环参考时钟输出4个相位相差90°的参考时钟信号;两个相位选择器分别接收4个参考时钟信号中的一对反相参考时钟信号,在第一选择控制信号、第二选择控制信号和调节控制信号的控制下,生成两对正交差分时钟信号;两个相位插值器分别接收一对正交差分时钟信号,在一对反相相位控制信号的控制下,对两对正交差分时钟信号进行插值,得到不同的恢复时钟信号;缓冲器接收恢复时钟信号,生成输出时钟信号;解决了现有技术中相位插值器线性度低和功耗高等问题。