一种连续时间型Delta-Sigma调制器
    2.
    发明公开

    公开(公告)号:CN118764032A

    公开(公告)日:2024-10-11

    申请号:CN202410983363.5

    申请日:2024-07-22

    Abstract: 本申请公开了一种连续时间型Delta‑Sigma调制器,包括:积分器模块、量化器模块、DEM模块和DAC模块,积分器模块处理的信号送入量化器模块进行量化,量化器在量化后输出8位温度计控制码,温度计控制码输入DEM模块后在多级交换单元处理下进行置乱,置乱处理后的温度计控制码输出至四级反馈DAC控制其反馈电流;本发明通过DEM技术,即动态单元匹配技术,对DAC的失配进行整形,通过对控制DAC的信号进行处理从而改善其失配,综合考虑了功耗、面积和速度等方面,采用一阶整形的DEM技术对DAC的失配进行消除,有效地降低了反馈DAC的非线性失真,相较于其他技术成本更低,降低了电路的开销。

    一种均衡器电路
    3.
    发明授权

    公开(公告)号:CN112272009B

    公开(公告)日:2023-09-05

    申请号:CN202011222942.6

    申请日:2020-11-05

    Abstract: 本发明提出一种均衡器电路,包括:均衡器;采样器,用于对所述均衡器的输出信号进行采样,获取四相位时钟采样信号;时钟恢复电路,用于根据所述四相位时钟采样信号获取自适应相位控制信号,并根据所述自适应相位控制信号恢复四相位时钟,输出至所述采样器,控制所述采样器的采样;均衡器自适应电路,用于根据所述自适应相位控制信号生成增益控制信号,并将所述增益控制信号输出至所述均衡器,调节所述均衡器的增益,本发明可调节带宽,较少均衡器自适应的计算量,降低复杂度,保证速度。

    模数转换器的校准方法
    4.
    发明公开

    公开(公告)号:CN115940951A

    公开(公告)日:2023-04-07

    申请号:CN202211737070.6

    申请日:2022-12-31

    Abstract: 本发明提供一种模数转换器的校准方法,所述方法包括步骤:对模数转换器进行初始性能测试及判断;若模数转换器的初始性能测试通过,则对模数转换器进行预修调及判断;若模数转换器的预修调通过,则对模数转换器进行误差提取,得到模数转换器中各级转换级的误差;根据各级转换级的误差,对模数转换器进行误差软修及测试;若模数转换器的误差软修测试通过,则根据各级转换级的误差,对模数转换器进行误差硬修及测试。对模数转换器进行误差提取时,提取得到模数转换器中各级转换级的误差,实现了模数转换器的多级、多误差提取;通过软修确认修调效果后再进行硬修固化误差补偿信息的方式,避免了修调失误,提升了修调成品率。

    一种比较器及模数转换器

    公开(公告)号:CN111884656A

    公开(公告)日:2020-11-03

    申请号:CN202010788486.5

    申请日:2020-08-07

    Abstract: 本发明提供了一种比较器及模数转换器,该比较器包括输入单元、负载单元、控制开关和调整单元,其中,输入单元的输入端接第一输入信号和第二输入信号,负载单元接输入单元,通过调整负载单元的增益调整对管的栅压来调整比较器的增益,调整单元接输入单元,根据控制开关的使能状态调整增益调整对管的栅压;本发明还提供了一种模数转换器,该比较器在失调消除状态下,增益较小,使得比较器的失调电压放大倍数小,在信号放大状态下,增益较大,使得比较器的输入差模信号放大倍数大,消除了比较器失调电压对比较器比较结果的影响,提升比较器速度,减小版图面积,明显消除了比较器的失调电压。

    适用于JESD204B协议标准的高速并串转换电路

    公开(公告)号:CN111865330A

    公开(公告)日:2020-10-30

    申请号:CN202010774991.4

    申请日:2020-08-05

    Abstract: 本发明公开了一种适用于JESD204B协议标准的高速并串转换电路,包括高速串行复接单元、两个第一复接单元、延时单元和第二复接单元,所述高速串行复接单元用于接收多路输入的并行数据,并通过并串转换将输入的多路并行数据转换为四路串行数据分别输出给两个第一复接单元,两个所述第一复接单元的输出端分别通过延时单元与第二复接单元电连接。本发明采用树形结构和串行结构结合的方式,将多比特的并行数据转化为串行数据,最高可将40bits的并行数据转化为1bit的串行数据,速率可高达10Gbps,提高了并行数据的处理能力,并大幅提高了输出串行数据的速率,实现高速数据的并串转换。

    一种流水线ADC编码装置及编码方法

    公开(公告)号:CN118631251A

    公开(公告)日:2024-09-10

    申请号:CN202410494127.7

    申请日:2024-04-24

    Abstract: 本申请公开了一种流水线ADC编码装置,包括:比较器电路,接差分输入信号,输出多个比较结果;第一编码电路,将多个比较结果进行两两与非运算,输出多个与非运算结果,并在时钟信号的控制下基于多个与非运算结果以及第一选择信号的电平高低输出第一信号或/和第二信号;编码控制电路,基于第一数字码中各信号的出现概率生成第二选择信号,以及接收第三信号与第四信号并根据第二选择信号的电平高低输出第一选择信号;第二编码电路,在多个开关管的开关控制下根据第一数字码输出第二数字码;本发明所提出的编码装置,不需要专门提供一个比较器失调电压校正模式,使得ADC在正常工作当中就能实现比较器失调电压的校正,简化了电路的工作时序。

    一种比较器电路
    8.
    发明公开

    公开(公告)号:CN118449523A

    公开(公告)日:2024-08-06

    申请号:CN202410702020.7

    申请日:2024-06-01

    Abstract: 本申请提供一种比较器电路,包括:第一预放大级,其在所述比较状态下对所述输入信号进行放大以生成第一输出信号;第二预放大级,其根据所述第一输出信号进行复位状态和比较状态的切换,在比较状态下对所述第一输出信号进行放大以生成第二输出信号,并通过所述第一正反馈结构为所述第二输出信号提供正反馈;以及,锁存器级,在所述复位状态下,根据所述时钟信号将所述锁存器级的输出端复位至第二预设电平,在所述比较状态下,通过所述第二输出信号和所述时钟信号控制所述第二正反馈结构和所述第三正反馈结构开启以为所述输出端提供正反馈。本申请减少了时钟信号连接的晶体管数量,进而抑制了时钟信号抖动,可有效提高比较器的精度。

    一种成像信号采样电路及方法
    9.
    发明公开

    公开(公告)号:CN117979184A

    公开(公告)日:2024-05-03

    申请号:CN202410206531.X

    申请日:2024-02-26

    Abstract: 本申请提供一种成像信号采样电路及方法,该电路包括:第一采样模块在N个第一采样信号、第二采样信号的控制下,对成像信号进行N次采样,得到2N个复位电压;第二采样模块在N个第三采样信号、第四采样信号的控制下,对成像信号进行N次采样,得到2N个信号电压;在成像信号的每个周期内,对成像信号进行采样时,通过复位信号控制放大模块进行复位操作,在采样后,对2N个复位电压和2N个信号电压先后进行2N‑1次差分放大处理,得到2N‑1个采样信号。一方面,通过两个采样模块对成像信号进行多次采样,增强电路抑制噪声的强度;另一方面,对多次采样得到的复位电压和信号电压依次进行放大处理,得到多个采样信号,通过多次平均降低输出信号的失调误差。

Patent Agency Ranking