一种并行结构射频信号生成方法

    公开(公告)号:CN107612562A

    公开(公告)日:2018-01-19

    申请号:CN201710644634.4

    申请日:2017-08-01

    IPC分类号: H04B1/00 H04B1/04

    摘要: 本发明涉及一种并行结构射频信号生成方法,所述方法包括:根据所要生成的射频信号的中心载波频率fc和信号双边带宽BW确定时钟频率fis和采样频率8×fis;根据所述中心载波频率fc和所述时钟频率fis计算载波频率fif;根据所述载波频率fif确定基带数据data的形式;根据所述载波频率fif和所述时钟频率fis生成8路并行载波信号;根据所述8路并行载波信号和所述基带数据data生成四路并行数据;对所述四路并行数据进行数模转换,生成所述射频信号。

    一种超声波电机驱动匹配电路及适应宽温范围的驱动方法

    公开(公告)号:CN105071693A

    公开(公告)日:2015-11-18

    申请号:CN201510518812.X

    申请日:2015-08-21

    IPC分类号: H02N2/06 H02N2/14

    摘要: 一种超声波电机驱动匹配电路及适应宽温范围的驱动方法,电路包括稳压二极管D1、D2,电容C1,电感L1、L2;驱动信号正线分别接至电容C1的一端以及稳压二极管D1的阴极;稳压二极管D1的阳极接至稳压二极管D2的阳极,电容C1的另一端分别接至电感L1的一端、电感L2的一端以及稳压二极管D2的阴极;电感L1的另一端分别接至驱动信号回线及电机的一端;电感L2的另一端接至超声波电机的另一端。本发明电路形式为采用双极点谐振升压电路对电压幅度具有一定的增益。该电路具有准带通功能在超声驱动频率内幅度比较平坦。同时抑制了驱动信号的三次谐波(可以达到13dB的抑制)很好地实现了方波转换为正弦波。

    一种新架构的逐次比较式模数转换电路

    公开(公告)号:CN112311396B

    公开(公告)日:2024-03-15

    申请号:CN202011141710.8

    申请日:2020-10-22

    IPC分类号: H03M1/38

    摘要: 一种新架构的逐次比较式模数转换电路,包括:运算放大器A1、运算放大器A2、电阻R1、电阻R2、电阻R3、二极管D1、二极管D2。本发明采用全新的逐次比较式AD芯片架构,每位采用两个运放为主要芯片,引入两个二极管。利用二极管的单向导通性实现快速比较、减法运算、位数切换并输出指示信号。利用运放的虚短特性实现输入信号在无失真的情况下传递至下一位。不需要时钟信号按节拍操作、不需要单独的比较电路可以显著提高逐次比较式AD芯片的工作速度、降低功耗、时延和抖动。

    一种星上可重构FIR滤波器的抗辐照加固方法

    公开(公告)号:CN106849908B

    公开(公告)日:2020-05-08

    申请号:CN201611073257.5

    申请日:2016-11-29

    IPC分类号: H03H17/06 H03K19/003

    摘要: 一种星上可重构FIR滤波器的抗辐照加固方法,首先获取滤波器的比特宽度,当比特宽度扩大时占用的BRAM增加且无法提供空闲BRAM时,不进行加固,当比特宽度扩大且占用的BRAM不变,或者当扩大时剩余空闲BRAM,进行地面可重构的滤波器参数的抗辐照加固,然后获取星上空闲乘法器数目、空闲Slice资源数目,滤波器使用的乘法器数目、Slice资源数目,如果星上空闲乘法器不小于使用的乘法器加1,且空闲Slice资源大于等于使用的Slice资源乘以(1+1/n),则采用滤波器实现电路抗辐照故障检测与纠正,如果无空闲乘法器或者空闲Slice资源小于滤波器使用的Slice资源除以n,则采用低资源消耗的滤波器实现电路抗辐照故障检测,否则采用单个乘法器的滤波器实现电路抗辐照故障检测。

    一种并行结构射频信号生成方法

    公开(公告)号:CN107612562B

    公开(公告)日:2019-05-24

    申请号:CN201710644634.4

    申请日:2017-08-01

    IPC分类号: H04B1/00 H04B1/04

    摘要: 本发明涉及一种并行结构射频信号生成方法,所述方法包括:根据所要生成的射频信号的中心载波频率fc和信号双边带宽BW确定时钟频率fis和采样频率8×fis;根据所述中心载波频率fc和所述时钟频率fis计算载波频率fif;根据所述载波频率fif确定基带数据data的形式;根据所述载波频率fif和所述时钟频率fis生成8路并行载波信号;根据所述8路并行载波信号和所述基带数据data生成四路并行数据;对所述四路并行数据进行数模转换,生成所述射频信号。

    一种星上可重构FIR滤波器的抗辐照加固方法

    公开(公告)号:CN106849908A

    公开(公告)日:2017-06-13

    申请号:CN201611073257.5

    申请日:2016-11-29

    IPC分类号: H03H17/06 H03K19/003

    摘要: 一种星上可重构FIR滤波器的抗辐照加固方法,首先获取滤波器的比特宽度,当比特宽度扩大时占用的BRAM增加且无法提供空闲BRAM时,不进行加固,当比特宽度扩大且占用的BRAM不变,或者当扩大时剩余空闲BRAM,进行地面可重构的滤波器参数的抗辐照加固,然后获取星上空闲乘法器数目、空闲Slice资源数目,滤波器使用的乘法器数目、Slice资源数目,如果星上空闲乘法器不小于使用的乘法器加1,且空闲Slice资源大于等于使用的Slice资源乘以(1+1/n),则采用滤波器实现电路抗辐照故障检测与纠正,如果无空闲乘法器或者空闲Slice资源小于滤波器使用的Slice资源除以n,则采用低资源消耗的滤波器实现电路抗辐照故障检测,否则采用单个乘法器的滤波器实现电路抗辐照故障检测。

    一种优先加载的FPGA重构方法及存储介质

    公开(公告)号:CN115185598A

    公开(公告)日:2022-10-14

    申请号:CN202210715363.8

    申请日:2022-06-22

    IPC分类号: G06F9/445 G06F3/06

    摘要: 本发明公开了一种优先加载的FPGA重构方法及存储介质,其中,该方法包括:重构刷新控制器收到重构指令后,复位重构目标FPGA,重构刷新控制器禁止定时刷新;重构刷新控制器收到一帧加载帧后,计算加载帧帧校验,若校验正确,则重构刷新控制器计算加载帧加载地址,直接向重构目标FPGA进行在线式加载;重构刷新控制器收到一帧写入帧后,判断收到的写入帧帧计数与当前应当写入的帧计数是否一致重构刷新控制器收到一帧刷新帧后,计算刷新帧帧校验。本发明解决了传统重构方法实时性差和不能灵活应用用户新功能需求的问题。