一种新架构的逐次比较式模数转换电路

    公开(公告)号:CN112311396B

    公开(公告)日:2024-03-15

    申请号:CN202011141710.8

    申请日:2020-10-22

    Abstract: 一种新架构的逐次比较式模数转换电路,包括:运算放大器A1、运算放大器A2、电阻R1、电阻R2、电阻R3、二极管D1、二极管D2。本发明采用全新的逐次比较式AD芯片架构,每位采用两个运放为主要芯片,引入两个二极管。利用二极管的单向导通性实现快速比较、减法运算、位数切换并输出指示信号。利用运放的虚短特性实现输入信号在无失真的情况下传递至下一位。不需要时钟信号按节拍操作、不需要单独的比较电路可以显著提高逐次比较式AD芯片的工作速度、降低功耗、时延和抖动。

    一种新架构的逐次比较式模数转换电路

    公开(公告)号:CN112311396A

    公开(公告)日:2021-02-02

    申请号:CN202011141710.8

    申请日:2020-10-22

    Abstract: 一种新架构的逐次比较式模数转换电路,包括:运算放大器A1、运算放大器A2、电阻R1、电阻R2、电阻R3、二极管D1、二极管D2。本发明采用全新的逐次比较式AD芯片架构,每位采用两个运放为主要芯片,引入两个二极管。利用二极管的单向导通性实现快速比较、减法运算、位数切换并输出指示信号。利用运放的虚短特性实现输入信号在无失真的情况下传递至下一位。不需要时钟信号按节拍操作、不需要单独的比较电路可以显著提高逐次比较式AD芯片的工作速度、降低功耗、时延和抖动。

Patent Agency Ranking