-
公开(公告)号:CN104143992B
公开(公告)日:2017-05-10
申请号:CN201410352740.1
申请日:2014-07-23
Applicant: 西安空间无线电技术研究所
IPC: H03M13/11
Abstract: 一种基于比特填充的LDPC编码方法,其特征在于包括:(1)对接收到的AOS标准帧的数据,提取同步头和信息位,并经过信息位整理和比特填充得到能够进行并行编码的n bit并行的信息位数据流;(2)扩展生成矩阵,(3)LDPC并行编码生成校验位;(4)整理为AOS标准帧格式数据流输出。本发明提出的基于比特填充LDPC编码方法,具有硬件开销较少,处理速率高的特点,且适用性强,易于工程实现,稳定可靠,该设计方法在航天领域的应用方面优势明显。
-
公开(公告)号:CN104143992A
公开(公告)日:2014-11-12
申请号:CN201410352740.1
申请日:2014-07-23
Applicant: 西安空间无线电技术研究所
IPC: H03M13/11
Abstract: 一种基于比特填充的LDPC编码方法,其特征在于包括:(1)对接收到的AOS标准帧的数据,提取同步头和信息位,并经过信息位整理和比特填充得到能够进行并行编码的n bit并行的信息位数据流;(2)扩展生成矩阵,(3)LDPC并行编码生成校验位;(4)整理为AOS标准帧格式数据流输出。本发明提出的基于比特填充LDPC编码方法,具有硬件开销较少,处理速率高的特点,且适用性强,易于工程实现,稳定可靠,该设计方法在航天领域的应用方面优势明显。
-
公开(公告)号:CN117112035A
公开(公告)日:2023-11-24
申请号:CN202310928201.7
申请日:2023-07-26
Applicant: 西安空间无线电技术研究所
IPC: G06F9/4401 , G06F9/445 , G06F8/65 , H04B7/185
Abstract: 一种灵活的星载最小安全系统及快速重构方法,最小安全系统包括带操作系统的CPU电路、控制FPGA电路、ACTEL/ASIC刷新重构电路、PROM、NOR FLASH;带操作系统的CPU电路用于从PROM中读取引导程序完成初始化配置,用于数据接收解析,用于外部总线控制;NOR FLASH用于存放在轨更新的软件;控制FPGA电路作为执行机构,用于分发遥控指令、采集遥测,控制上注软件的更新和存储;ACTEL/ASIC刷新重构电路用于管理控制FPGA电路的配置文件,默认从NOR FLASH中读取软件,完成控制FPGA电路加载。基于上述最小安全系统实现快速重构方法。
-
公开(公告)号:CN119290953A
公开(公告)日:2025-01-10
申请号:CN202411211915.7
申请日:2024-08-30
Applicant: 西安空间无线电技术研究所
IPC: G01N25/20
Abstract: 用于金刚石增强铝扩热板热导率测量的实验装置及方法,涉及导热性能检测的领域,包括用于对试件一端进行冷却的冷源装置和用于对试件另一端进行加热的热源装置,冷源装置包括冷源夹具,冷源夹具固定连接冷源固定板,冷源夹具滑动连接冷源滑动板,冷源滑动板的滑动方向靠近或远离冷源固定板,冷源滑动板和冷源固定板的相对侧设置有冷却层,热源装置包括热源夹具,冷源夹具和热源夹具之间连接多个长度可调的支撑调节杆,热源夹具固定连接热源固定板,热源夹具滑动连接热源滑动板,热源滑动板的滑动方向靠近或者远离热源固定板,热源固定板和热源滑动板的相对侧均设置有加热层。准确获取扩热板幅面主要热流方向上的整体热导率。
-
公开(公告)号:CN113516633A
公开(公告)日:2021-10-19
申请号:CN202110593217.8
申请日:2021-05-28
Applicant: 西安空间无线电技术研究所
Abstract: 一种卫星图像的云检测标识填充方法,属于电子与通信系统图像数据处理技术领域。本发明利用卫星图像的辅助数据区,实时的把检测结果填充到辅助数据区的预留位置,这种方法有如下几个优点:首先,不需要占用其它数据区,节省数传带宽;其次,地面接收卫星图像数据时,便于实时提取分析;最后,由于云标识内容或为“FFFF”,或为“0000”,该内容不仅便于主观观测云检测算法判决的正确性,而且能够有效的阻止信道误码的干扰。
-
公开(公告)号:CN118964244A
公开(公告)日:2024-11-15
申请号:CN202411122189.1
申请日:2024-08-15
Applicant: 西安空间无线电技术研究所
Abstract: 本发明提供了一种基于数据校正的高可靠DDR控制器系统,在DDR控制器的初始化过程或者DDR控制器的工作过程中,持续监视DDR控制器的状态标识信号,异常时产生系统复位信号,对DDR控制器的时钟管理单元及操作控制逻辑进行自动复位,对DDR控制器重新初始化及训练校准;在DDR控制器初始化之后,通过对DDR芯片预写数据并回读比对的方式,进一步判断DDR控制器的健康状态,异常时产生系统复位信号,对DDR控制器重新初始化及训练校准;在DDR芯片级联使用时,通过共用控制逻辑及读数据缓存对齐的方式,提升DDR控制器的可靠性;在DDR控制器的存取数据时,通过在读写数据流中嵌入RS编译码,提升DDR控制器的可靠性。
-
-
-
-
-