-
公开(公告)号:CN101996391B
公开(公告)日:2014-04-16
申请号:CN201010258172.0
申请日:2010-08-18
Applicant: 英特尔公司
CPC classification number: G06T15/005 , G06T11/40 , G06T2200/28 , G06T2210/52
Abstract: 本申请提供了用于存储和取回图像数据的技术。在图形流水线中,在光栅化级期间或结束时,修剪后输出级存储图元,并且像素存储在存储器的一部分中。在光栅化级期间或结束时图元和像素的可用性允许实现处理图元和像素的各种方式。
-
公开(公告)号:CN101996391A
公开(公告)日:2011-03-30
申请号:CN201010258172.0
申请日:2010-08-18
Applicant: 英特尔公司
CPC classification number: G06T15/005 , G06T11/40 , G06T2200/28 , G06T2210/52
Abstract: 本申请提供了用于存储和取回图像数据的技术。在图形流水线中,在光栅化级期间或结束时,修剪后输出级存储图元,并且像素存储在存储器的一部分中。在光栅化级期间或结束时图元和像素的可用性允许实现处理图元和像素的各种方式。
-
公开(公告)号:CN113490917A
公开(公告)日:2021-10-08
申请号:CN202080014451.4
申请日:2020-01-23
Applicant: 英特尔公司
Inventor: V·安德烈 , A·阿南塔拉曼 , A·R·阿普 , N·加洛坡冯伯里斯 , A·科克 , S·金 , E·乌尔德-艾哈迈德-瓦勒 , M·麦克弗森 , S·马伊尤兰 , V·兰加纳坦 , J·雷 , V·乔治
Abstract: 一个实施例提供了一种通用图形处理单元,包括:一组处理元件,用于执行由通用图形处理器执行的第二内核的一个或多个线程组、耦合到该组处理元件的片上存储器,以及与该组处理元件耦合的调度器,调度器将内核的线程组调度到该组处理元件,其中调度器用于调度第二内核的线程组在第一内核的线程组之后执行,响应于确定第二内核依赖于第一内核,第二内核的线程组被配置为访问片上存储器的包含由第一内核的线程组写入的数据的区域。
-
公开(公告)号:CN113424148A
公开(公告)日:2021-09-21
申请号:CN202080014501.9
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: L·斯特瑞拉马萨尔马 , P·苏提 , V·乔治 , B·阿什博 , A·阿南塔拉曼 , V·安德烈 , A·阿普 , N·加洛坡冯伯里斯 , A·科克 , M·麦克弗森 , S·马伊尤兰 , N·米斯特里 , E·乌尔德-艾哈迈德-瓦勒 , S·帕内尔 , V·兰加纳坦 , J·雷 , A·沙阿 , S·坦格里
IPC: G06F9/38 , G06F12/0862 , G06F9/30
Abstract: 本文公开了用于检测跨分片访问、利用经由复制操作的数据多播提供多分片推理缩放和提供页迁移的多分片存储器管理。在一个实施例中,一种用于多分片架构的图形处理器包括:第一图形处理单元(GPU),其具有存储器和存储器控制器;第二图形处理单元(GPU),其具有存储器;以及跨GPU结构,其用于通信地耦合第一GPU和第二GPU。存储器控制器被配置为:确定在多GPU配置中从第一GPU到第二GPU的存储器是否发生频繁的跨分片存储器访问;以及当从第一GPU到第二GPU的存储器发生频繁的跨分片存储器访问时,发送消息以发起数据传送机制。
-
-
-