输出电路、集成电路、振动器件、电子设备、移动体

    公开(公告)号:CN104079287A

    公开(公告)日:2014-10-01

    申请号:CN201410111176.4

    申请日:2014-03-24

    Inventor: 神崎实

    CPC classification number: H03K19/00384 H03B5/30

    Abstract: 本发明提供输出电路、集成电路、振动器件、电子设备、移动体,尽管使用MOS型的输出晶体管也能不受例如制造偏差的影响地实现期望的输出电压。输出电路包括:第1电路(13),其根据基准电压生成基于电阻比的第1输出电压;第2电路(14),其将第1输出电压和设定输出信号的第2输出电压的第2晶体管的源极电压进行比较,生成使第1晶体管输出第2输出电压的输出栅极电压;以及第3电路(15),其根据输入控制信号控制向第1晶体管施加输出栅极电压的时机。

    蓄电池剩余容量测量仪和残余容量计算方法

    公开(公告)号:CN1059275C

    公开(公告)日:2000-12-06

    申请号:CN95121773.9

    申请日:1995-11-21

    Abstract: 蓄电池剩余容量测量仪,包括:保持与处某个特定放电电流或放电电功率的蓄电池端电压和其剩余容量有关的至少一个数据表的存储器;检测蓄电池的放电输出与特定的放电电流或电功率是否一致或在近似范围的输出判定单元;在输出判定单元的检测开始时通过数据表获得与时刻对应的端电压的剩余容量读出单元;当认定读出单元获得的剩余容量和显示单元的指示值存在误差时,在显示单元的分级显示不变的范围内,使累计量计算值增减的修正单元。

    输出电路、电路装置、振荡器、电子设备以及移动体

    公开(公告)号:CN111756328B

    公开(公告)日:2023-07-25

    申请号:CN202010221688.1

    申请日:2020-03-26

    Inventor: 神崎实

    Abstract: 提供输出电路、电路装置、振荡器、电子设备以及移动体,能够应对各种电压规格。输出电路包含逻辑电路、电容器、缓冲电路以及驱动器电路。逻辑电路被输入时钟信号,在使能信号为激活时,输出基于时钟信号的时钟信号。作为逻辑电路的输出信号的信号经由电容器而输入到缓冲电路。驱动器电路根据作为缓冲电路的输出信号的信号,输出时钟信号。逻辑电路在使能信号为非激活时,将信号设定为与缓冲电路的输入节点相同的逻辑电平。

    电路装置、振荡器、电子设备和移动体

    公开(公告)号:CN110880915B

    公开(公告)日:2023-06-16

    申请号:CN201910832033.5

    申请日:2019-09-04

    Abstract: 电路装置、振荡器、电子设备和移动体。能够抑制电路面积的增加并实现多种接口的动作模式。电路装置包含:第1输出信号线和第2输出信号线,其输出构成差动输出信号的第1输出信号、第2输出信号;以及第1输出驱动器~第n输出驱动器,其与第1输出信号、第2输出信号线连接。在第1模式下,第1输出驱动器~第n输出驱动器中的i个输出驱动器根据构成差动输入信号的第1输入信号和第2输入信号,驱动第1输出信号线和第2输出信号线。在第2模式下,第1输出驱动器~第n输出驱动器中的j个输出驱动器根据第1输入信号和第2输入信号,驱动第1输出信号线和第2输出信号。

    输出电路、振荡器和电子设备

    公开(公告)号:CN110209231B

    公开(公告)日:2022-06-17

    申请号:CN201910141285.3

    申请日:2019-02-26

    Inventor: 神崎实

    Abstract: 输出电路、振荡器和电子设备。提供输出电路,该输出电路能够降低在信号的输入开始时所输出的信号的波形紊乱的可能性。输出电路具备:调节器,其根据施加在第1节点的第1电压,向第2节点输出第2电压;前置驱动器,其输入第1信号,根据所述第2电压动作;以及输出驱动器,其输入来自所述前置驱动器的信号,输出第2信号,所述调节器在所述前置驱动器处于待机状态的期间,使所述第1节点与所述第2节点短接,所述调节器在所述前置驱动器从所述待机状态转移到通常动作状态之后,控制成使所述第2电压成为与所述第1电压不同的电压。

    输出电路、电路装置、振荡器、电子设备以及移动体

    公开(公告)号:CN111756328A

    公开(公告)日:2020-10-09

    申请号:CN202010221688.1

    申请日:2020-03-26

    Inventor: 神崎实

    Abstract: 提供输出电路、电路装置、振荡器、电子设备以及移动体,能够应对各种电压规格。输出电路包含逻辑电路、电容器、缓冲电路以及驱动器电路。逻辑电路被输入时钟信号,在使能信号为激活时,输出基于时钟信号的时钟信号。作为逻辑电路的输出信号的信号经由电容器而输入到缓冲电路。驱动器电路根据作为缓冲电路的输出信号的信号,输出时钟信号。逻辑电路在使能信号为非激活时,将信号设定为与缓冲电路的输入节点相同的逻辑电平。

    输出电路、集成电路、振动器件、电子设备、移动体

    公开(公告)号:CN104079287B

    公开(公告)日:2018-08-03

    申请号:CN201410111176.4

    申请日:2014-03-24

    Inventor: 神崎实

    CPC classification number: H03K19/00384 H03B5/30

    Abstract: 本发明提供输出电路、集成电路、振动器件、电子设备、移动体,尽管使用MOS型的输出晶体管也能不受例如制造偏差的影响地实现期望的输出电压。输出电路包括:第1电路(13),其根据基准电压生成基于电阻比的第1输出电压;第2电路(14),其将第1输出电压和设定输出信号的第2输出电压的第2晶体管的源极电压进行比较,生成使第1晶体管输出第2输出电压的输出栅极电压;以及第3电路(15),其根据输入控制信号控制向第1晶体管施加输出栅极电压的时机。

    多相时钟生成电路和时钟倍增电路

    公开(公告)号:CN1229706C

    公开(公告)日:2005-11-30

    申请号:CN03106027.7

    申请日:2003-02-20

    Inventor: 神崎实

    CPC classification number: H03L7/0812 H03L7/0891 H03L7/16

    Abstract: 根据本发明,能够不对基准时钟频率设置制约,防止DLL电路的不正确锁定。通过检测多相时钟CK1~CK6的边沿的移动宽度,生成与从多相时钟Ck1到多相时钟CK6的延迟时间5τ对应的延迟时间检测信号DT1,根据这个延迟时间检测信号DT1,将Up1信号强制地输出到电荷泵电路CP1,并且抑制Down1信号的输出。

Patent Agency Ranking