-
公开(公告)号:CN107025922A
公开(公告)日:2017-08-08
申请号:CN201611208652.X
申请日:2016-12-23
Applicant: 瑞萨电子株式会社
Inventor: 船木寿彦
IPC: G11C7/10 , G11C11/409
CPC classification number: G11C7/10 , G11C5/02 , G11C5/025 , G11C5/06 , G11C7/106 , G11C7/1087 , G11C7/109 , G11C7/22 , G11C29/023 , G11C29/025 , G11C29/028 , G11C29/50012 , G11C2207/2218 , G11C2207/229 , G11C7/1057 , G11C7/1084 , G11C11/409
Abstract: 一种堆栈存储器,包括:基础芯片;存储器芯片,叠置在所述基础芯片上方;以及过孔,提供在基础芯片和存储器芯片之间。基础芯片具有外部接口电路和迟写入控制电路。外部接口电路从外部接收写入数据或向外部传送读取数据。迟写入控制电路至少具有存储通过所述外部接口电路从外部提供的写入数据的寄存器。存储器芯片具有:存储器单元阵列;和迟写入控制电路,迟写入控制电路至少具有存储通过所述第一过孔从上述寄存器提供的写入数据的寄存器。
-
公开(公告)号:CN112671380A
公开(公告)日:2021-04-16
申请号:CN202011095807.X
申请日:2020-10-14
Applicant: 瑞萨电子株式会社
IPC: H03K5/15 , H03K19/0185
Abstract: 本公开涉及半导体设备。对于信号总线上流动的操作电流的减小和大量数据的正确获取,数据传输具有改进空间。数据、第一时钟信号和第二时钟信号中的每个具有小于电源电压的振幅的振幅,第二时钟信号的相位从第一时钟信号移位预先确定量,并且半导体设备和存储器设备中的每个与第一时钟信号的上升沿和第二时钟信号的上升沿同步地进行数据的输入。
-