-
公开(公告)号:CN109935257A
公开(公告)日:2019-06-25
申请号:CN201811420438.X
申请日:2018-11-26
Applicant: 瑞萨电子株式会社
IPC: G11C11/407
Abstract: 提供了一种半导体器件,该半导体器件在不增加面积的情况下以提高的写入速度进行操作。根据本发明的半导体器件包括:多个存储器单元,多个存储器单元布置成行和列的矩阵;多个字线,多个字线设置到存储器单元的每个行;多个位线对,多个位线对设置到存储器单元的每个列;感测放大器,感测放大器放大位线对中的电位差;数据线对,数据线对将数据传递到位线对;列选择电路,列选择电路允许从数据线对接收数据;列解码器,列解码器将列选择信号发送到列选择电路;以及感测放大器控制电路,感测放大器控制电路在列解码器将列选择信号发送到列选择电路之后激活感测放大器。
-
公开(公告)号:CN109935257B
公开(公告)日:2024-07-12
申请号:CN201811420438.X
申请日:2018-11-26
Applicant: 瑞萨电子株式会社
IPC: G11C11/407
Abstract: 提供了一种半导体器件,该半导体器件在不增加面积的情况下以提高的写入速度进行操作。根据本发明的半导体器件包括:多个存储器单元,多个存储器单元布置成行和列的矩阵;多个字线,多个字线设置到存储器单元的每个行;多个位线对,多个位线对设置到存储器单元的每个列;感测放大器,感测放大器放大位线对中的电位差;数据线对,数据线对将数据传递到位线对;列选择电路,列选择电路允许从数据线对接收数据;列解码器,列解码器将列选择信号发送到列选择电路;以及感测放大器控制电路,感测放大器控制电路在列解码器将列选择信号发送到列选择电路之后激活感测放大器。
-
公开(公告)号:CN112671380A
公开(公告)日:2021-04-16
申请号:CN202011095807.X
申请日:2020-10-14
Applicant: 瑞萨电子株式会社
IPC: H03K5/15 , H03K19/0185
Abstract: 本公开涉及半导体设备。对于信号总线上流动的操作电流的减小和大量数据的正确获取,数据传输具有改进空间。数据、第一时钟信号和第二时钟信号中的每个具有小于电源电压的振幅的振幅,第二时钟信号的相位从第一时钟信号移位预先确定量,并且半导体设备和存储器设备中的每个与第一时钟信号的上升沿和第二时钟信号的上升沿同步地进行数据的输入。
-
-