内存系统及内存访问接口装置
    1.
    发明公开

    公开(公告)号:CN117935871A

    公开(公告)日:2024-04-26

    申请号:CN202311038232.1

    申请日:2023-08-17

    摘要: 本发明涉及一种内存访问接口装置。时钟产生电路产生多个参考时钟信号。访问信号传输电路包括:工作周期调整电路、工作周期检测电路、分频电路以及非同步先进先出电路。工作周期调整电路根据工作周期检测信号对多个参考时钟信号中的一个进行工作周期调整,以产生具有工作周期的输出时钟信号。工作周期检测电路检测工作周期的变化,以产生工作周期检测信号。分频电路对输出时钟信号进行分频,以产生读取时钟信号。非同步先进先出电路从内存访问控制器接收访问信号,并根据读取时钟信号将输出访问信号输出至内存装置,以此访问内存装置。

    DDR SDRAM物理层接口电路与DDRSDRAM控制装置

    公开(公告)号:CN111161766A

    公开(公告)日:2020-05-15

    申请号:CN201911007102.5

    申请日:2019-10-22

    摘要: 本发明涉及DDR SDRAM物理层接口电路与DDR SDRAM控制装置。本发明的DDR SDRAM物理层接口电路使用较少电路面积并能调整内存控制器与储存电路之间的信号的相位,包含:多相位时脉产生器产生多个时脉包含参考时脉、第一时脉、第二时脉与第三时脉;除频电路依据该第一时脉产生物理层时脉;时脉输出路径输出该参考时脉给该储存电路;第一输出电路依据该内存控制器的第一输入信号、第一时脉与物理层时脉输出第一输出信号给该储存电路;第二输出电路依据该内存控制器的第二输入信号、第二时脉与物理层时脉输出第二输出信号给该储存电路;以及第三输出电路依据该内存控制器的第三输入信号、第三时脉与物理层时脉输出第三输出信号给该储存电路。

    存储器系统及其存储器实体接口电路

    公开(公告)号:CN106294224B

    公开(公告)日:2019-10-25

    申请号:CN201510242156.5

    申请日:2015-05-13

    IPC分类号: G06F13/16 G11C7/10

    摘要: 一种存储器系统及其存储器实体接口电路,所述存储器实体接口电路电性连接于存储器控制器以及存储器装置间。存储器实体接口电路包含:时钟产生模块及多个先进先出模块。时钟产生模块产生参考时钟信号以及多个输出相关时钟信号,其中参考时钟信号传送至存储器装置。先进先出模块根据写入相关时钟信号写入存储器控制器传送的输入信息,以及根据输出相关时钟信号其中之一读取输入信息以产生输出信号,并传送至存储器装置,以对存储器装置进行操作,其中写入相关时钟信号根据输出相关时钟信号其中之一分频产生。

    时钟传送电路、时钟接收电路及其方法

    公开(公告)号:CN103780230A

    公开(公告)日:2014-05-07

    申请号:CN201310460622.8

    申请日:2013-09-30

    发明人: 林嘉亮 周格至

    IPC分类号: H03K5/13

    CPC分类号: H03K3/012 H03K5/05

    摘要: 一种时钟传送电路,包括:边缘提取电路、晶体管、传送线、终端电路以及边缘侦测电路。边缘提取电路接收第一时钟信号,并输出第二时钟信号。其中,第二时钟信号的工作周期大致上小于第一时钟信号的工作周期。晶体管接收第二时钟信号,并输出电流信号。传送线在第一端接收电流信号,并将电流信号传送至第二端。终端电路接收在第二端的电流信号,并将电流信号转换成电压信号。边缘侦测电路通过侦测电压信号的边缘来产生输出时钟信号。

    具有电源功率控制的激光传送装置及其方法

    公开(公告)号:CN103209029A

    公开(公告)日:2013-07-17

    申请号:CN201310010808.3

    申请日:2013-01-11

    IPC分类号: H04B10/50 H04B10/564

    摘要: 本发明公开了一种具有电源功率控制的激光传送装置及其方法。具有功率控制的激光传送方法包括:产生输出电流,其中输出电流具有由传输数据及传输致能信号及由第一控制码及第二控制码所决定的调整电平,并且光信号是响应输出电流而产生,接着,基于光电二极管电流与第一参考电流之间的比较结果产生第一决策信号,及基于光电二极管电流与第二参考电流之间的比较结果产生第二决策信号,其中光电二极管电流是依照光信号而产生,最后,响应第一决策信号及第二决策信号产生第一控制码及第二控制码。

    序列连接接收器及其时钟重建方法

    公开(公告)号:CN102684676A

    公开(公告)日:2012-09-19

    申请号:CN201210062449.1

    申请日:2012-03-09

    IPC分类号: H03K19/0175

    摘要: 本发明提供一种序列连接接收器及其时钟重建方法。该序列连接接收器,包含:时钟产生器、相位检测器、第一滤波器、第一相位旋转器、第二滤波器、重新取样电路与第二相位旋转器。时钟产生器输出第一时钟。相位检测器接收输入信号与第二时钟并输出相位误差信号至第一滤波器滤波后输出第一、第二控制字。第一相位旋转器以第一控制字的值对第一时钟进行相位旋转而产生第二时钟。第二滤波器接收第二控制字并低通滤波以输出第三控制字。重新取样电路取样第三控制字并运用第三时钟输出第四控制字。第二相位旋转器以第四控制字的值对第一时钟进行相位旋转而产生第三时钟。

    具有可变延迟时钟的时钟产生装置及其方法

    公开(公告)号:CN101123432B

    公开(公告)日:2011-11-09

    申请号:CN200710100834.X

    申请日:2007-04-20

    发明人: 林嘉亮 周格至

    IPC分类号: H03L7/085

    摘要: 本发明揭露一种时钟产生装置及其方法。该装置的一实施例包含:一可调延迟电路,用以接收一输入时钟,并产生一具一相位偏移的输出时钟,其中该相位偏移由一控制信号所控制;一相位检测器,用以检测该输入时钟与该输出时钟间的相位差,并产生一相位误差信号;一加总电路,用以对一相位偏移信号与该相位误差信号予以进行加总成一经修正的相位误差信号;及一滤波器,用以对该经修正的相位误差信号予以进行滤波以产生该控制信号。

    频率合成器
    10.
    发明授权

    公开(公告)号:CN101013893B

    公开(公告)日:2011-06-01

    申请号:CN200610166730.4

    申请日:2006-12-05

    发明人: 林嘉亮 周格至

    IPC分类号: H03L7/08 H03L7/081 H03L7/18

    摘要: 一种电路,应用于锁相环路及频率合成。该电路中的一除法器混洗于一除以N的压控振荡器输出及一除以(N+1)的压控振荡器输出之间,且N为一整数。该电路的一相位频率检测器用以提供三个逻辑信号至一电荷泵而使得一电流能被供应至一环路滤波器。上述电路特性表现似如一已知锁相环路另具有一假想除法电路。因此,本发明具有用一非整数值除以该压控振荡器输出的能力。