SimpCon/AHB总线接口及Java处理器系统

    公开(公告)号:CN102819509B

    公开(公告)日:2015-03-11

    申请号:CN201210132188.6

    申请日:2012-04-28

    Abstract: 本发明涉及一种SimpCon/AHB总线接口,包括:控制译码器一,从SimpCon总线中接收I/O访问信息传给SYS处理模块或控制译码器二;控制译码器二,从SimpCon总线中接收存储器访问信息或从控制译码器一接收的I/O访问信息,然后进行转换输入到AHB总线上;控制译码器三,接收AHB总线上的输出信息,并进行译码分析,将相应地信息输给SYS处理模块、多路选择器和SimpCon总线;多路选择器,受SYS处理模块的控制选择输出到SimpCon总线;SYS处理模块,用于实现中断信息的输入与响应。本发明可以实现SimpCon总线与AHB总线的通讯,进而提高Java处理器与外设的通信能力。

    SimpCon/AHB总线接口及Java处理器系统

    公开(公告)号:CN102819509A

    公开(公告)日:2012-12-12

    申请号:CN201210132188.6

    申请日:2012-04-28

    Abstract: 本发明涉及一种SimpCon/AHB总线接口,包括:控制译码器一,从SimpCon总线中接收I/O访问信息传给SYS处理模块或控制译码器二;控制译码器二,从SimpCon总线中接收存储器访问信息或从控制译码器一接收的I/O访问信息,然后进行转换输入到AHB总线上;控制译码器三,接收AHB总线上的输出信息,并进行译码分析,将相应地信息输给SYS处理模块、多路选择器和SimpCon总线;多路选择器,受SYS处理模块的控制选择输出到SimpCon总线;SYS处理模块,用于实现中断信息的输入与响应。本发明可以实现SimpCon总线与AHB总线的通讯,进而提高Java处理器与外设的通信能力。

    SimpCon/AHB总线接口及Java处理器系统

    公开(公告)号:CN202736034U

    公开(公告)日:2013-02-13

    申请号:CN201220193284.7

    申请日:2012-04-28

    Abstract: 本实用新型涉及一种SimpCon/AHB总线接口,包括:控制译码器一,从SimpCon总线中接收I/O访问信息传给SYS处理模块或控制译码器二;控制译码器二,从SimpCon总线中接收存储器访问信息或从控制译码器一接收的I/O访问信息,然后进行转换输入到AHB总线上;控制译码器三,接收AHB总线上的输出信息,并进行译码分析,将相应地信息输给SYS处理模块、多路选择器和SimpCon总线;多路选择器,受SYS处理模块的控制选择输出到SimpCon总线;SYS处理模块,用于实现中断信息的输入与响应。本实用新型还涉及一种可以实现与AHB总线通讯的Java处理器系统。本实用新型可以实现SimpCon总线与AHB总线的通讯,进而提高Java处理器与外设的通信能力。

    一种大规模双绞线线间干扰自动化测试设备

    公开(公告)号:CN107315121A

    公开(公告)日:2017-11-03

    申请号:CN201710637798.4

    申请日:2017-07-28

    CPC classification number: G01R31/001

    Abstract: 本发明公开了一种大规模双绞线线间干扰自动化测试设备,包括:自动化测试控制模块(1)、测试激励源模块(2)、测试采集测量模块(3)、测试输入切换模块(4);所述自动化测试控制模块(1)分别与测试激励源模块(2)、测试采集测量模块(3)以及测试输入切换模块(4)连接;所述测试输入切换模块(4)与测试激励源模块(2)和测试采集测量模块(3)连接;所述测试输入切换模块(4)受控于自动化测试控制模块(1),切换被测电缆输入测量的链路;所述测试激励源模块(2)受控于自动化测试控制模块(1)并输出一定频率和峰峰值电压的信号到测试输入切换模块(4);所述测试采集测量模块(3)采集测试输入切换模块(4)输出的信号并传送给自动化测试控制模块(1)。

    一种航空全双工交换式以太网控制器及其控制方法

    公开(公告)号:CN104767697A

    公开(公告)日:2015-07-08

    申请号:CN201510035509.4

    申请日:2015-01-23

    Abstract: 本发明实施例的主要目的在于提供一种AFDX控制器IP核,包括:主机接口模块、发送功能模块、接收功能模块、MAC模块、寄存器配置模块、缓存DPRAM模块、DPRAM总线控制模块、SRAM总线控制模块。相应的还提供一种基于上述AFDX控制器IP核的控制方法。解决了传统AFDX控制器实现方式实时性差、整合度低、资源占用多、处理流程复杂、可移植性差等问题。该设计方式保证了实时性、提高了系统集成度、优化了数据处理流程、降低了FPGA资源占用率,提高了AFDX控制器的性能。

    一种用于飞参记录仪的存储器组件及其加工方法

    公开(公告)号:CN104766826A

    公开(公告)日:2015-07-08

    申请号:CN201510035592.5

    申请日:2015-01-23

    CPC classification number: H01L27/115

    Abstract: 本发明实施例提供一种用于飞参记录仪的存储器组件的加工方法,包括如下步骤:制作两个立体封装的第一存储芯片和第二存储芯片;制作一刚柔结合PCB板,所述刚柔结合PCB板依次由包括第一刚性PCB区域、第一柔性PCB区域、第二刚性PCB区域、第二柔性PCB区域和第三刚性PCB区域连接组成;将所述第一存储芯片焊接到所述第一刚性PCB区域,所述第二存储芯片焊接到所述第二刚性PCB区域,将矩形连接器焊接到所述第三刚性PCB区域。相应的提供一种采用上述方法加工的存储器组件。加工出的存储器组件提高了内部存储芯片的抗冲击能力。

    一种高速1553B总线信号收发驱动电路

    公开(公告)号:CN107391416A

    公开(公告)日:2017-11-24

    申请号:CN201710637886.4

    申请日:2017-07-28

    Inventor: 董文岳 蒋晓华

    CPC classification number: G06F13/4072

    Abstract: 本发明公开了一种高速1553B总线信号收发驱动电路(100),包括输入输出接口隔离模块(1)、接收转换模块(2)、输出驱动模块(3);所述输入输出接口隔离模块(1)与接收转换模块(2)、输出驱动模块(3)连接;所述输入输出接口隔离模块(1)隔离高速1553B总线终端与电缆,并执行高速1553B总线终端与电缆的阻抗匹配操作;所述接收转换模块(2)将高速1553B总线终端输出的标准高速1553B差分信号转换为高速1553B总线控制器模块可识别的单端、低压信号;所述输出驱动模块(3)将高速1553B总线控制器模块输出的单端、低压信号转换为标准高速1553B总线差分信号。本发明突破了传统1553B总线驱动电路无法满足高速1553B总线信息传输要求的瓶颈,大大推动了高速1553B总线的发展。

Patent Agency Ranking