一种基于可靠性置信信息的纠偏方法及装置

    公开(公告)号:CN118349965B

    公开(公告)日:2024-08-30

    申请号:CN202410776499.9

    申请日:2024-06-17

    Abstract: 本发明涉及一种基于可靠性置信信息的纠偏方法及装置,属于信息安全技术领域,其中,该基于可靠性置信信息的纠偏方法包括:获取激励信号经过第一自检PUF产生的多个第一PUF响应值,以及多个第一PUF响应值分别对应的可靠性置信信息,进行纠偏注册,得到第一无偏响应序列和辅助数据序列;获取激励信号经过第二自检PUF产生的多个第二PUF响应值,基于辅助数据序列以及多个第一PUF响应值分别对应的可靠性置信信息,对多个第二PUF响应值进行恢复,恢复出第一无偏响应序列。本发明提升了PUF可靠性纠偏算法的准确率,并提升了纠偏算法的可靠性和安全性。

    一种适用于新能源电池管理系统的电芯防伪认证方法

    公开(公告)号:CN118586931B

    公开(公告)日:2024-11-15

    申请号:CN202410724703.2

    申请日:2024-06-05

    Abstract: 本发明涉及信息安全和通信技术领域,公开了一种适用于新能源电池管理系统的电芯防伪认证方法,本方法在电池管理系统内部电芯认证之前,Server单元与MCU微控制单元进行认证,若认证成功,进入下一步,若认证失败,则重复认证直到成功为止,成功后则进入下一步,MCU微控制单元可信后,Server单元向MCU微控制单元发送随机种子S及其对应的密钥M,MCU微控制单元接收到种子S和密钥M后本发明通过利用LFSR、PUF进行轻量级加密,并且在传输和认证过程中保护了密钥安全,减少加密开销的同时,也能够保证数据传输的安全性,MCU只需要与第一个与最后一个电芯通信,其余电芯均与其相邻的电芯通信,而不需要MCU与每个电芯单独进行认证,减少了认证的复杂度。

    一种基于算子复用的低成本矩阵运算FPGA实现方法

    公开(公告)号:CN118363923B

    公开(公告)日:2024-11-12

    申请号:CN202410492337.2

    申请日:2024-04-23

    Abstract: 本发明涉及计算机技术领域,且公开了一种基于算子复用的低成本矩阵运算FPGA实现方法,其系统包括MCU微控制单元、矩阵分块存储模块、矩阵算子模块和先进先出存储器模块,MCU微控制单元包括中央处理器、存储单元,矩阵分块存储模块包括存储单元与控制单元,矩阵算子模块包括乘法器、加法器和存储单元,先进先出存储器模块包括先进先出存储器,本发明通过在FPGA上对算子进行复用,本发明提升了大尺度矩阵运算的效率,同时减少了硬件资源的需求,从而降低了实现成本;还优化了计算效率和硬件资源的利用,使得即使是计算能力较弱的设备也能处理大规模矩阵运算;还可以利用算子复用和先进先出器传输机制,使其可扩展性强,实现难度低。

    一种适用于新能源电池管理系统的电芯防伪认证方法

    公开(公告)号:CN118586931A

    公开(公告)日:2024-09-03

    申请号:CN202410724703.2

    申请日:2024-06-05

    Abstract: 本发明涉及信息安全和通信技术领域,公开了一种适用于新能源电池管理系统的电芯防伪认证方法,本方法在电池管理系统内部电芯认证之前,Server单元与MCU微控制单元进行认证,若认证成功,进入下一步,若认证失败,则重复认证直到成功为止,成功后则进入下一步,MCU微控制单元可信后,Server单元向MCU微控制单元发送随机种子S及其对应的密钥M,MCU微控制单元接收到种子S和密钥M后本发明通过利用LFSR、PUF进行轻量级加密,并且在传输和认证过程中保护了密钥安全,减少加密开销的同时,也能够保证数据传输的安全性,MCU只需要与第一个与最后一个电芯通信,其余电芯均与其相邻的电芯通信,而不需要MCU与每个电芯单独进行认证,减少了认证的复杂度。

    一种新型静态隐匿的DFF-PUF复合电路

    公开(公告)号:CN118381607A

    公开(公告)日:2024-07-23

    申请号:CN202410805760.3

    申请日:2024-06-21

    Abstract: 本发明涉及一种新型静态隐匿的DFF‑PUF复合电路,包括输入端口D、第一锁存器Latch1、第二锁存器Latch2、使能开关SW和输出端口Q,本发明涉及一种新型静态隐匿的DFF‑PUF复合电路,无需辅助数据和不具有明显物理修调特征的失配源自检测电路,筛选高稳定性响应的DFF‑PUF作为密钥单元,针对芯片生产后,其密钥可靠性可能不具备理论分析那么完备,因此在确定具有高稳定性响应的密钥单元后,可采用热载流子注入修调方法人为增加失配源之间的差异,进一步提高密钥单元对环境干扰的鲁棒性或者消除不稳定密钥,在原有主体PUF电路的基础上仅增加了两个MOS管,相较于传统的经过系统算法去增强电路可靠性,极大的降低了硬件开销。

    一种基于算子复用的低成本矩阵运算FPGA实现方法

    公开(公告)号:CN118363923A

    公开(公告)日:2024-07-19

    申请号:CN202410492337.2

    申请日:2024-04-23

    Abstract: 本发明涉及计算机技术领域,且公开了一种基于算子复用的低成本矩阵运算FPGA实现方法,其系统包括MCU微控制单元、矩阵分块存储模块、矩阵算子模块和先进先出存储器模块,MCU微控制单元包括中央处理器、存储单元,矩阵分块存储模块包括存储单元与控制单元,矩阵算子模块包括乘法器、加法器和存储单元,先进先出存储器模块包括先进先出存储器,本发明通过在FPGA上对算子进行复用,本发明提升了大尺度矩阵运算的效率,同时减少了硬件资源的需求,从而降低了实现成本;还优化了计算效率和硬件资源的利用,使得即使是计算能力较弱的设备也能处理大规模矩阵运算;还可以利用算子复用和先进先出器传输机制,使其可扩展性强,实现难度低。

    一种基于PUF的冯诺依曼密钥生成器去偏算法

    公开(公告)号:CN117478327B

    公开(公告)日:2024-03-19

    申请号:CN202311812023.8

    申请日:2023-12-27

    Abstract: 本发明涉及数字集成电路设计及安全防伪技术领域,公开了一种基于PUF的冯诺依曼密钥生成器去偏算法,包括两个阶段,分别为密钥注册阶段和密钥恢复阶段;本发明通过PUF生成原始响应X,原始响应X每连续四位视为一个四元组,通过冯诺依曼算法对四元组数据进行对比,根据对比结果及辅助数据相或计算后选择将对应原始数据直接存入或根据不同情况进行异或计算,筛选丢弃原始响应中1111和0000两种极端情况,最终本技术中PUF所生成的响应Y中数据“1”所占的比例几乎为50%,极大的增强了PUF响应的偏置特性,对比于经典冯诺依曼去偏算法的响应利用率的25%,本技术将响应利用率提升到了87%,极大得增加了PUF响应的利用率。

    一种新型静态隐匿的DFF-PUF复合电路

    公开(公告)号:CN118381607B

    公开(公告)日:2024-08-20

    申请号:CN202410805760.3

    申请日:2024-06-21

    Abstract: 本发明涉及一种新型静态隐匿的DFF‑PUF复合电路,包括输入端口D、第一锁存器Latch1、第二锁存器Latch2、使能开关SW和输出端口Q,本发明涉及一种新型静态隐匿的DFF‑PUF复合电路,无需辅助数据和不具有明显物理修调特征的失配源自检测电路,筛选高稳定性响应的DFF‑PUF作为密钥单元,针对芯片生产后,其密钥可靠性可能不具备理论分析那么完备,因此在确定具有高稳定性响应的密钥单元后,可采用热载流子注入修调方法人为增加失配源之间的差异,进一步提高密钥单元对环境干扰的鲁棒性或者消除不稳定密钥,在原有主体PUF电路的基础上仅增加了两个MOS管,相较于传统的经过系统算法去增强电路可靠性,极大的降低了硬件开销。

    一种基于可靠性置信信息的纠偏方法及装置

    公开(公告)号:CN118349965A

    公开(公告)日:2024-07-16

    申请号:CN202410776499.9

    申请日:2024-06-17

    Abstract: 本发明涉及一种基于可靠性置信信息的纠偏方法及装置,属于信息安全技术领域,其中,该基于可靠性置信信息的纠偏方法包括:获取激励信号经过第一自检PUF产生的多个第一PUF响应值,以及多个第一PUF响应值分别对应的可靠性置信信息,进行纠偏注册,得到第一无偏响应序列和辅助数据序列;获取激励信号经过第二自检PUF产生的多个第二PUF响应值,基于辅助数据序列以及多个第一PUF响应值分别对应的可靠性置信信息,对多个第二PUF响应值进行恢复,恢复出第一无偏响应序列。本发明提升了PUF可靠性纠偏算法的准确率,并提升了纠偏算法的可靠性和安全性。

    一种基于PUF的冯诺依曼密钥生成器去偏算法

    公开(公告)号:CN117478327A

    公开(公告)日:2024-01-30

    申请号:CN202311812023.8

    申请日:2023-12-27

    Abstract: 本发明涉及数字集成电路设计及安全防伪技术领域,公开了一种基于PUF的冯诺依曼密钥生成器去偏算法,包括两个阶段,分别为密钥注册阶段和密钥恢复阶段;本发明通过PUF生成原始响应X,原始响应X每连续四位视为一个四元组,通过冯诺依曼算法对四元组数据进行对比,根据对比结果及辅助数据相或计算后选择将对应原始数据直接存入或根据不同情况进行异或计算,筛选丢弃原始响应中1111和0000两种极端情况,最终本技术中PUF所生成的响应Y中数据“1”所占的比例几乎为50%,极大的增强了PUF响应的偏置特性,对比于经典冯诺依曼去偏算法的响应利用率的25%,本技术将响应利用率提升到了87%,极大得增加了PUF响应的利用率。

Patent Agency Ranking