-
公开(公告)号:CN118363923B
公开(公告)日:2024-11-12
申请号:CN202410492337.2
申请日:2024-04-23
Applicant: 湖北工业大学
Abstract: 本发明涉及计算机技术领域,且公开了一种基于算子复用的低成本矩阵运算FPGA实现方法,其系统包括MCU微控制单元、矩阵分块存储模块、矩阵算子模块和先进先出存储器模块,MCU微控制单元包括中央处理器、存储单元,矩阵分块存储模块包括存储单元与控制单元,矩阵算子模块包括乘法器、加法器和存储单元,先进先出存储器模块包括先进先出存储器,本发明通过在FPGA上对算子进行复用,本发明提升了大尺度矩阵运算的效率,同时减少了硬件资源的需求,从而降低了实现成本;还优化了计算效率和硬件资源的利用,使得即使是计算能力较弱的设备也能处理大规模矩阵运算;还可以利用算子复用和先进先出器传输机制,使其可扩展性强,实现难度低。
-
公开(公告)号:CN118363923A
公开(公告)日:2024-07-19
申请号:CN202410492337.2
申请日:2024-04-23
Applicant: 湖北工业大学
Abstract: 本发明涉及计算机技术领域,且公开了一种基于算子复用的低成本矩阵运算FPGA实现方法,其系统包括MCU微控制单元、矩阵分块存储模块、矩阵算子模块和先进先出存储器模块,MCU微控制单元包括中央处理器、存储单元,矩阵分块存储模块包括存储单元与控制单元,矩阵算子模块包括乘法器、加法器和存储单元,先进先出存储器模块包括先进先出存储器,本发明通过在FPGA上对算子进行复用,本发明提升了大尺度矩阵运算的效率,同时减少了硬件资源的需求,从而降低了实现成本;还优化了计算效率和硬件资源的利用,使得即使是计算能力较弱的设备也能处理大规模矩阵运算;还可以利用算子复用和先进先出器传输机制,使其可扩展性强,实现难度低。
-
公开(公告)号:CN117478327B
公开(公告)日:2024-03-19
申请号:CN202311812023.8
申请日:2023-12-27
Applicant: 湖北工业大学
Abstract: 本发明涉及数字集成电路设计及安全防伪技术领域,公开了一种基于PUF的冯诺依曼密钥生成器去偏算法,包括两个阶段,分别为密钥注册阶段和密钥恢复阶段;本发明通过PUF生成原始响应X,原始响应X每连续四位视为一个四元组,通过冯诺依曼算法对四元组数据进行对比,根据对比结果及辅助数据相或计算后选择将对应原始数据直接存入或根据不同情况进行异或计算,筛选丢弃原始响应中1111和0000两种极端情况,最终本技术中PUF所生成的响应Y中数据“1”所占的比例几乎为50%,极大的增强了PUF响应的偏置特性,对比于经典冯诺依曼去偏算法的响应利用率的25%,本技术将响应利用率提升到了87%,极大得增加了PUF响应的利用率。
-
公开(公告)号:CN115561584B
公开(公告)日:2023-03-17
申请号:CN202211567913.2
申请日:2022-12-07
Applicant: 湖北工业大学
Abstract: 本发明涉及一种与站内设备配合的配电网接地故障定位设备。该与站内设备配合的配电网接地故障定位设备,包括可拆卸式套接在待测电缆上的两组移动式传感机构以及连接在两组移动式传感机构之间的中联架;所述移动式传感机构包括第一支撑板、连接在第一支撑板上端的调控盒、移动机构和传感组件;该与站内设备配合的配电网接地故障定位设备,通过设置两个移动式传感机构并在两个移动式传感机构之间通过中联架进行连接,两个移动式传感机构可拆卸式套接在待测电缆上,并可沿着待测电缆的长度方向进行移动,可在无人操控的前提下实现自动化跨越绝缘子等行进路线障碍物的功能,实现自动化巡线过程,可有效提高接地故障定位的效率。
-
公开(公告)号:CN115561584A
公开(公告)日:2023-01-03
申请号:CN202211567913.2
申请日:2022-12-07
Applicant: 湖北工业大学
Abstract: 本发明涉及一种与站内设备配合的配电网接地故障定位设备。该与站内设备配合的配电网接地故障定位设备,包括可拆卸式套接在待测电缆上的两组移动式传感机构以及连接在两组移动式传感机构之间的中联架;所述移动式传感机构包括第一支撑板、连接在第一支撑板上端的调控盒、移动机构和传感组件;该与站内设备配合的配电网接地故障定位设备,通过设置两个移动式传感机构并在两个移动式传感机构之间通过中联架进行连接,两个移动式传感机构可拆卸式套接在待测电缆上,并可沿着待测电缆的长度方向进行移动,可在无人操控的前提下实现自动化跨越绝缘子等行进路线障碍物的功能,实现自动化巡线过程,可有效提高接地故障定位的效率。
-
公开(公告)号:CN117478327A
公开(公告)日:2024-01-30
申请号:CN202311812023.8
申请日:2023-12-27
Applicant: 湖北工业大学
Abstract: 本发明涉及数字集成电路设计及安全防伪技术领域,公开了一种基于PUF的冯诺依曼密钥生成器去偏算法,包括两个阶段,分别为密钥注册阶段和密钥恢复阶段;本发明通过PUF生成原始响应X,原始响应X每连续四位视为一个四元组,通过冯诺依曼算法对四元组数据进行对比,根据对比结果及辅助数据相或计算后选择将对应原始数据直接存入或根据不同情况进行异或计算,筛选丢弃原始响应中1111和0000两种极端情况,最终本技术中PUF所生成的响应Y中数据“1”所占的比例几乎为50%,极大的增强了PUF响应的偏置特性,对比于经典冯诺依曼去偏算法的响应利用率的25%,本技术将响应利用率提升到了87%,极大得增加了PUF响应的利用率。
-
-
-
-
-