-
公开(公告)号:CN113177007A
公开(公告)日:2021-07-27
申请号:CN202110550158.6
申请日:2021-05-20
Applicant: 湖北工业大学
Abstract: 本发明提出的偏差补偿Arbiter PUF的电路,在原有Arbiter PUF电路中加入了一个偏差补偿模块和一个数据产生模块。响应生成阶段,当外部输入激励Ci时,控制信号S和K驱动偏差补偿模块和数据产生模块工作,从而产生响应Ri、偏移方向Di和可靠性标志位Fi;在响应重构阶段,输入相同激励信号Ci,利用辅助数据Di和Fi作为控制信号驱动偏差补偿模块工作,可以恢复出该响应Ri。
-
公开(公告)号:CN115865353A
公开(公告)日:2023-03-28
申请号:CN202310153802.5
申请日:2023-02-23
Applicant: 湖北工业大学
Abstract: 本发明公开了基于瞬态效应环形振荡器的强PUF电路及响应生成方法,该强PUF电路包括:第一TERO阵列模块和第二TERO阵列模块;第一选择器和第二选择器,用来从第一TERO阵列模块和第二TERO阵列模块中分别选择一TERO单元产生振荡信号;路径选择器,用来控制两路振荡信号的传输路径;第一计数器和第二计数器,用来对振荡信号计数;比较器,用来比较计数值并产生输出响应;异或模块,用来将比较器的输出响应与暂存的响应待用值进行异或运算,以及采用异或运算值更新响应待用值,并输出最终异或运算值作为最终响应。异或模块可使比较器每次的输出响应都能影响最终响应。本发明可产生海量激励响应,可减少锁定现象,提高安全性。
-
公开(公告)号:CN113177007B
公开(公告)日:2023-02-21
申请号:CN202110550158.6
申请日:2021-05-20
Applicant: 湖北工业大学
Abstract: 本发明提出的偏差补偿Arbiter PUF的电路,在原有Arbiter PUF电路中加入了一个偏差补偿模块和一个数据产生模块。响应生成阶段,当外部输入激励Ci时,控制信号S和K驱动偏差补偿模块和数据产生模块工作,从而产生响应Ri、偏移方向Di和可靠性标志位Fi;在响应重构阶段,输入相同激励信号Ci,利用辅助数据Di和Fi作为控制信号驱动偏差补偿模块工作,可以恢复出该响应Ri。
-
公开(公告)号:CN114117557A
公开(公告)日:2022-03-01
申请号:CN202111462805.4
申请日:2021-12-01
Applicant: 湖北工业大学
Abstract: 本发明属于数字集成电路设计以及安全防伪领域,更具体地,涉及一种基于环形振荡器的混合型PUF电路,主要是在基于环形振荡器的PUF单元的反馈环之间串联有PCB特有延时模块,具体是环形振荡器在任意一个反相器输出端,依次通过芯片的Pad引脚、PCB特有模块以及芯片的另一个Pad引脚后回到片内的反相器输入端。本发明只需要用到4个Pad引脚和2个PCB特有延时单元模块,即可以生成2N个激励响应对,即:在外部资源消耗情况下,本发明可以生成2N个激励响应对。
-
公开(公告)号:CN114117557B
公开(公告)日:2024-07-02
申请号:CN202111462805.4
申请日:2021-12-01
Applicant: 湖北工业大学
Abstract: 本发明属于数字集成电路设计以及安全防伪领域,更具体地,涉及一种基于环形振荡器的混合型PUF电路,主要是在基于环形振荡器的PUF单元的反馈环之间串联有PCB特有延时模块,具体是环形振荡器在任意一个反相器输出端,依次通过芯片的Pad引脚、PCB特有模块以及芯片的另一个Pad引脚后回到片内的反相器输入端。本发明只需要用到4个Pad引脚和2个PCB特有延时单元模块,即可以生成2N个激励响应对,即:在外部资源消耗情况下,本发明可以生成2N个激励响应对。
-
公开(公告)号:CN114417437A
公开(公告)日:2022-04-29
申请号:CN202210093880.6
申请日:2022-01-26
Applicant: 湖北工业大学
Abstract: 本发明涉及集成线路板防伪认证领域,具体为一种基于芯片‑PCB延时的混合型PUF电路及生成响应方法。包括:片内可配置瞬态效应环形振荡器(TERO PUF)电路:用于产生含有芯片“延时指纹”信息的振荡次数,并将内外延时信息进行混合建立起耦合关系,最终产生用于芯片‑PCB系统级防伪认证的数字ID;片外延时电路:串联在所述TERO PUF反馈环之间,用于提取印制电路板特有的“延时指纹”信息。本发明对外部资源的消耗很小,仅需要用到4个Pad引脚和两条延时电路,即可生成大量的激励响应对。
-
公开(公告)号:CN114417437B
公开(公告)日:2023-07-04
申请号:CN202210093880.6
申请日:2022-01-26
Applicant: 湖北工业大学
Abstract: 本发明涉及集成线路板防伪认证领域,具体为一种基于芯片‑PCB延时的混合型PUF电路及生成响应方法。包括:片内可配置瞬态效应环形振荡器(TERO PUF)电路:用于产生含有芯片“延时指纹”信息的振荡次数,并将内外延时信息进行混合建立起耦合关系,最终产生用于芯片‑PCB系统级防伪认证的数字ID;片外延时电路:串联在所述TERO PUF反馈环之间,用于提取印制电路板特有的“延时指纹”信息。本发明对外部资源的消耗很小,仅需要用到4个Pad引脚和两条延时电路,即可生成大量的激励响应对。
-
-
-
-
-
-
-