-
公开(公告)号:CN113505401A
公开(公告)日:2021-10-15
申请号:CN202110788634.8
申请日:2021-07-13
Applicant: 湖北工业大学
IPC: G06F21/73
Abstract: 本发明涉及一种可提取芯片和电路板物理指纹的混合PUF电路及提取方法。包括Arbiter PUF电路:包括能够产生两路片内延迟信号的N级开关延迟模块,以及仲裁器模块;芯片外部的延时电路:包括能够产生两路片外延迟信号的片外对称延迟模块,片外延迟信号与片内延迟信号叠加后得到的两路总延迟信号输入到芯片内部的仲裁器模块;本发明只需要用到4个Pad引脚和2个外部延迟生成模块,即可以生成2N个激励响应对,对外部引脚和资源的消耗很小。由于外部延迟模块的两路延迟信号很难被探测,而且即使被探测也无法被伪造,而且任何改变外部电路板物理环境的尝试都会导致输出结果永久失效,且无法重建,因此具有很好的防篡改和防伪造效果。
-
公开(公告)号:CN113505401B
公开(公告)日:2022-04-26
申请号:CN202110788634.8
申请日:2021-07-13
Applicant: 湖北工业大学
IPC: G06F21/73
Abstract: 本发明涉及一种可提取芯片和电路板物理指纹的混合PUF电路及提取方法。包括Arbiter PUF电路:包括能够产生两路片内延迟信号的N级开关延迟模块,以及仲裁器模块;芯片外部的延时电路:包括能够产生两路片外延迟信号的片外对称延迟模块,片外延迟信号与片内延迟信号叠加后得到的两路总延迟信号输入到芯片内部的仲裁器模块;本发明只需要用到4个Pad引脚和2个外部延迟生成模块,即可以生成2N个激励响应对,对外部引脚和资源的消耗很小。由于外部延迟模块的两路延迟信号很难被探测,而且即使被探测也无法被伪造,而且任何改变外部电路板物理环境的尝试都会导致输出结果永久失效,且无法重建,因此具有很好的防篡改和防伪造效果。
-
公开(公告)号:CN113177007A
公开(公告)日:2021-07-27
申请号:CN202110550158.6
申请日:2021-05-20
Applicant: 湖北工业大学
Abstract: 本发明提出的偏差补偿Arbiter PUF的电路,在原有Arbiter PUF电路中加入了一个偏差补偿模块和一个数据产生模块。响应生成阶段,当外部输入激励Ci时,控制信号S和K驱动偏差补偿模块和数据产生模块工作,从而产生响应Ri、偏移方向Di和可靠性标志位Fi;在响应重构阶段,输入相同激励信号Ci,利用辅助数据Di和Fi作为控制信号驱动偏差补偿模块工作,可以恢复出该响应Ri。
-
公开(公告)号:CN114117557B
公开(公告)日:2024-07-02
申请号:CN202111462805.4
申请日:2021-12-01
Applicant: 湖北工业大学
Abstract: 本发明属于数字集成电路设计以及安全防伪领域,更具体地,涉及一种基于环形振荡器的混合型PUF电路,主要是在基于环形振荡器的PUF单元的反馈环之间串联有PCB特有延时模块,具体是环形振荡器在任意一个反相器输出端,依次通过芯片的Pad引脚、PCB特有模块以及芯片的另一个Pad引脚后回到片内的反相器输入端。本发明只需要用到4个Pad引脚和2个PCB特有延时单元模块,即可以生成2N个激励响应对,即:在外部资源消耗情况下,本发明可以生成2N个激励响应对。
-
公开(公告)号:CN113177007B
公开(公告)日:2023-02-21
申请号:CN202110550158.6
申请日:2021-05-20
Applicant: 湖北工业大学
Abstract: 本发明提出的偏差补偿Arbiter PUF的电路,在原有Arbiter PUF电路中加入了一个偏差补偿模块和一个数据产生模块。响应生成阶段,当外部输入激励Ci时,控制信号S和K驱动偏差补偿模块和数据产生模块工作,从而产生响应Ri、偏移方向Di和可靠性标志位Fi;在响应重构阶段,输入相同激励信号Ci,利用辅助数据Di和Fi作为控制信号驱动偏差补偿模块工作,可以恢复出该响应Ri。
-
公开(公告)号:CN114117557A
公开(公告)日:2022-03-01
申请号:CN202111462805.4
申请日:2021-12-01
Applicant: 湖北工业大学
Abstract: 本发明属于数字集成电路设计以及安全防伪领域,更具体地,涉及一种基于环形振荡器的混合型PUF电路,主要是在基于环形振荡器的PUF单元的反馈环之间串联有PCB特有延时模块,具体是环形振荡器在任意一个反相器输出端,依次通过芯片的Pad引脚、PCB特有模块以及芯片的另一个Pad引脚后回到片内的反相器输入端。本发明只需要用到4个Pad引脚和2个PCB特有延时单元模块,即可以生成2N个激励响应对,即:在外部资源消耗情况下,本发明可以生成2N个激励响应对。
-
-
-
-
-