-
公开(公告)号:CN114417437B
公开(公告)日:2023-07-04
申请号:CN202210093880.6
申请日:2022-01-26
Applicant: 湖北工业大学
Abstract: 本发明涉及集成线路板防伪认证领域,具体为一种基于芯片‑PCB延时的混合型PUF电路及生成响应方法。包括:片内可配置瞬态效应环形振荡器(TERO PUF)电路:用于产生含有芯片“延时指纹”信息的振荡次数,并将内外延时信息进行混合建立起耦合关系,最终产生用于芯片‑PCB系统级防伪认证的数字ID;片外延时电路:串联在所述TERO PUF反馈环之间,用于提取印制电路板特有的“延时指纹”信息。本发明对外部资源的消耗很小,仅需要用到4个Pad引脚和两条延时电路,即可生成大量的激励响应对。
-
公开(公告)号:CN113114475A
公开(公告)日:2021-07-13
申请号:CN202110441166.7
申请日:2021-04-23
Applicant: 湖北工业大学
Abstract: 本发明涉及通信技术领域,具体涉及基于比特自检PUF身份认证系统及协议,该方法利用BST‑PUF密钥生成模块中的BST‑PUF电路来实现密钥产生与交换,在服务器端不需要存储大量的激励‑响应对,减少了服务器端的存储开销,同时防止了泄露的风险;另外,在认证信息传递的过程中不涉及ID,可以有效地防止攻击者的跟踪,且能够抵抗窃听攻击、篡改攻击、中间人攻击、DOS攻击、建模攻击、物理探测攻击等各种攻击技术。
-
公开(公告)号:CN113114475B
公开(公告)日:2022-07-05
申请号:CN202110441166.7
申请日:2021-04-23
Applicant: 湖北工业大学
Abstract: 本发明涉及通信技术领域,具体涉及基于比特自检PUF身份认证系统及协议,该方法利用BST‑PUF密钥生成模块中的BST‑PUF电路来实现密钥产生与交换,在服务器端不需要存储大量的激励‑响应对,减少了服务器端的存储开销,同时防止了泄露的风险;另外,在认证信息传递的过程中不涉及ID,可以有效地防止攻击者的跟踪,且能够抵抗窃听攻击、篡改攻击、中间人攻击、DOS攻击、建模攻击、物理探测攻击等各种攻击技术。
-
公开(公告)号:CN114417437A
公开(公告)日:2022-04-29
申请号:CN202210093880.6
申请日:2022-01-26
Applicant: 湖北工业大学
Abstract: 本发明涉及集成线路板防伪认证领域,具体为一种基于芯片‑PCB延时的混合型PUF电路及生成响应方法。包括:片内可配置瞬态效应环形振荡器(TERO PUF)电路:用于产生含有芯片“延时指纹”信息的振荡次数,并将内外延时信息进行混合建立起耦合关系,最终产生用于芯片‑PCB系统级防伪认证的数字ID;片外延时电路:串联在所述TERO PUF反馈环之间,用于提取印制电路板特有的“延时指纹”信息。本发明对外部资源的消耗很小,仅需要用到4个Pad引脚和两条延时电路,即可生成大量的激励响应对。
-
-
-