功率放大电路
    2.
    发明授权

    公开(公告)号:CN110995182B

    公开(公告)日:2023-10-27

    申请号:CN201910907815.0

    申请日:2019-09-24

    Abstract: 本发明提供一种功率放大电路,能够适当地进行包络线跟踪。功率放大电路包含:第1晶体管,发射极与公共电位电连接,在基极被输入第1高频信号,从集电极输出第3高频信号;第2晶体管,发射极与公共电位电连接,在基极被输入第2高频信号,从集电极输出第4高频信号;第1电容电路,电连接在第2晶体管的集电极与第1晶体管的基极之间;和第2电容电路,电连接在第1晶体管的集电极与第2晶体管的基极之间。

    功率放大电路
    4.
    发明授权

    公开(公告)号:CN110690859B

    公开(公告)日:2023-02-03

    申请号:CN201910582936.2

    申请日:2019-06-28

    Abstract: 本发明提供一种功率放大电路,在抑制电路规模的增大的同时使最大输出功率增大。功率放大电路具备:下级差动对,被输入第1及第2信号;上级差动对,输出第1及第2放大信号;合成器,对第1及第2放大信号进行合成;第1及第2电感器;和第1及第2电容器,下级差动对包含:第1晶体管,在集电极被供给电源电压,在基极被供给第1信号;和第2晶体管,在集电极被供给电源电压,在基极被供给第2信号,上级差动对包含:第3晶体管,在集电极被供给电源电压,发射极通过第1电感器而与接地连接且通过第1电容器而与第1晶体管连接;和第4晶体管,在集电极被供给电源电压,发射极通过第2电感器而与接地连接且通过第2电容器而与第2晶体管连接。

    功率放大电路
    5.
    发明公开
    功率放大电路 审中-实审

    公开(公告)号:CN113938105A

    公开(公告)日:2022-01-14

    申请号:CN202110781783.1

    申请日:2021-07-09

    Abstract: 本发明提供一种功率放大电路,在抑制输入阻抗的变化的同时,抑制在低输出动作模式下进行动作的情况下的增益。包含:第1晶体管,在第1端子被输入第1信号;第2晶体管,在第1端子被输入第1信号;第1电阻,在一端被供给第1偏置电流,另一端与第1晶体管的第1端子连接;第2电阻,在一端被供给第2偏置电流,另一端与第2晶体管的第1端子连接;和第3电阻,一端与第1电阻的一端连接,另一端与第2电阻的一端连接。

    功率放大电路以及功率放大模块

    公开(公告)号:CN111384900A

    公开(公告)日:2020-07-07

    申请号:CN201911343739.1

    申请日:2019-12-23

    Abstract: 本发明提供一种能够谋求消耗功率的降低的功率放大电路以及功率放大模块。功率放大电路(10)具备:晶体管(111)、供给偏置电流或电压的偏置电路(211)、电容器(221)、电感器(231)、电感器(235)、晶体管(112)、供给偏置电流或电压的偏置电路(212)、电感器(232)、晶体管(113)、供给偏置电流或电压的偏置电路(213)、和电感器(233)。

    功率放大电路
    9.
    发明公开

    公开(公告)号:CN110690859A

    公开(公告)日:2020-01-14

    申请号:CN201910582936.2

    申请日:2019-06-28

    Abstract: 本发明提供一种功率放大电路,在抑制电路规模的增大的同时使最大输出功率增大。功率放大电路具备:下级差动对,被输入第1及第2信号;上级差动对,输出第1及第2放大信号;合成器,对第1及第2放大信号进行合成;第1及第2电感器;和第1及第2电容器,下级差动对包含:第1晶体管,在集电极被供给电源电压,在基极被供给第1信号;和第2晶体管,在集电极被供给电源电压,在基极被供给第2信号,上级差动对包含:第3晶体管,在集电极被供给电源电压,发射极通过第1电感器而与接地连接且通过第1电容器而与第1晶体管连接;和第4晶体管,在集电极被供给电源电压,发射极通过第2电感器而与接地连接且通过第2电容器而与第2晶体管连接。

    功率放大模块
    10.
    发明授权

    公开(公告)号:CN106067767B

    公开(公告)日:2019-03-15

    申请号:CN201610212485.X

    申请日:2016-04-07

    Abstract: 本发明提供的功率放大模块能抑制伴随增益变化的输入阻抗变化。包括:基极输入第一信号的第一晶体管;基极输入第一信号且集电极与第一晶体管的集电极连接的第二晶体管;一端被提供第一偏置电流且另一端与第一晶体管的基极连接的第一电阻;一端与第一电阻的一端连接且另一端与第二晶体管的基极连接的第二电阻;一端被提供第二偏置电流且另一端与第二晶体管的基极连接的第三电阻,高增益模式时,第一偏置电流分别经由第一、第二电阻提供至第一、第二晶体管的基极,低增益模式时,第二偏置电流经由第三电阻提供至第二晶体管的基极,且经由第三、第二、第一电阻提供至第一晶体管的基极,从第一及第二晶体管的集电极输出将第一信号放大后的第二信号。

Patent Agency Ranking