接口电路以及通信装置
    1.
    发明授权

    公开(公告)号:CN111327318B

    公开(公告)日:2023-11-07

    申请号:CN201911272177.6

    申请日:2019-12-11

    Abstract: 本发明提供一种能够降低电路规模、消耗电力的接口电路以及通信装置。接口电路(1)具备:多个通信器件(10‑1、10‑2);一个AD变换电路(20),将模拟信号AD变换为数字数据;以及控制电路(30),根据来自多个通信器件(10‑1、10‑2)的读出请求信号,读出数字数据。

    数据通信装置
    2.
    发明授权

    公开(公告)号:CN109753136B

    公开(公告)日:2022-11-18

    申请号:CN201811324319.4

    申请日:2018-11-08

    Abstract: 本发明提供一种能够停止不必要的定时的内部时钟的生成并能够降低消耗电力的数据通信装置。数据通信装置是与主设备之间经由总线进行数据的通信的数据通信装置,具备:时钟控制信号生成电路,输出与数据通信装置的重置状态以及通信的状态相应的时钟控制信号;通信开始检测电路,基于总线上的时钟信号以及数据,检测通信的开始;时钟生成电路,基于总线上的时钟信号,生成内部时钟信号;以及数据处理控制电路,被供给内部时钟信号,控制与主设备的数据的通信处理,时钟生成电路基于时钟控制信号,在数据通信装置为重置状态的情况下以及在重置状态的解除后直到通信开始为止的期间,停止内部时钟信号的生成。

    计数器读出电路
    3.
    发明公开

    公开(公告)号:CN111221379A

    公开(公告)日:2020-06-02

    申请号:CN201911145070.5

    申请日:2019-11-19

    Abstract: 本发明提供一种计数器读出电路,依次读出多个计数器在一个定时的计数器值。计数器读出电路具备:多个计数器寄存器,各自包含按每个时钟信号进行计数的计数器;和输出数据运算器,包含运算器,该运算器在多个计数器寄存器之中的选择出的计数器寄存器的计数器值上加上从多个计数器寄存器全部共同的第1定时到选择出的计数器寄存器被选择的第2定时为止的总时钟数并输出。

    数字输出监视电路以及高频前端电路

    公开(公告)号:CN111507054B

    公开(公告)日:2023-11-03

    申请号:CN202010045973.2

    申请日:2020-01-15

    Abstract: 本发明提供一种数字输出监视电路以及高频前端电路,能够在混合搭载了数字电路和模拟电路的结构中容易地进行模拟电路的测试。数字输出监视电路具备:第一数字电路(110a),进行串行数据与并行数据的相互变换;第二数字电路(120),对从第一数字电路(110a)输出的数据进行解码,生成模拟电路(200)用的控制信号;以及第三数字电路(130),至少将模拟电路(200)用的控制信号变换为数字数据。第一数字电路(110a)将从第三数字电路(130)输出的数据变换为串行数据,作为输出数据信号输出。

    数据通信装置和数据通信模块

    公开(公告)号:CN113448894B

    公开(公告)日:2023-10-20

    申请号:CN202110322912.0

    申请日:2021-03-25

    Abstract: 提供一种数据通信装置和数据通信模块,在能够进行设备的小型化的同时能够进行提高了便利性的数据的读出。数据通信装置(10)具备:固定值存储部(101),存储固定值;接收数据存储部(102),存储通过总线(111)输入的接收数据;输出数据存储部(103),存储输出数据;比较判定部(104),输出表示固定值和接收数据的值的比较判定结果的比较判定结果信号;数据输出部(105),具有将输出数据输出到总线(111)的第1状态和不将输出数据输出到总线(111)的第2状态;指令解释部(108),基于指令而输出数据输出控制信号;输出控制部(106),基于比较判定结果信号和数据输出控制信号而输出用于将数据输出部(105)控制为第1状态或第2状态的控制信号。

    数据传输器件以及无线通信电路

    公开(公告)号:CN107870884B

    公开(公告)日:2021-03-09

    申请号:CN201710514203.6

    申请日:2017-06-29

    Abstract: 本发明提出了降低噪声的产生的数据传输器件,该噪声是由于不需要的串行时钟信号的传输而引起的。数据传输器件(10)包括时钟生成电路(40),该时钟生成电路(40)生成与从主器件发送来的串行时钟信号(SCLK)同步的串行时钟信号(sa_clk);判定电路(60),该判定电路(60)判定来自主器件的请求是否是给本器件的;以及数据处理电路(80),该数据处理电路(80)将判定为来自主器件的请求是给本器件的作为条件,从时钟生成电路(40)接受串行时钟信号(s_clk)的传输并进行动作。

    数据传输器件以及无线通信电路

    公开(公告)号:CN107870884A

    公开(公告)日:2018-04-03

    申请号:CN201710514203.6

    申请日:2017-06-29

    Abstract: 本发明提出了降低噪声的产生的数据传输器件,该噪声是由于不需要的串行时钟信号的传输而引起的。数据传输器件(10)包括时钟生成电路(40),该时钟生成电路(40)生成与从主器件发送来的串行时钟信号(SCLK)同步的串行时钟信号(sa_clk);判定电路(60),该判定电路(60)判定来自主器件的请求是否是给本器件的;以及数据处理电路(80),该数据处理电路(80)将判定为来自主器件的请求是给本器件的作为条件,从时钟生成电路(40)接受串行时钟信号(s_clk)的传输并进行动作。

    接口电路以及通信装置
    8.
    发明公开

    公开(公告)号:CN111327318A

    公开(公告)日:2020-06-23

    申请号:CN201911272177.6

    申请日:2019-12-11

    Abstract: 本发明提供一种能够降低电路规模、消耗电力的接口电路以及通信装置。接口电路(1)具备:多个通信器件(10-1、10-2);一个AD变换电路(20),将模拟信号AD变换为数字数据;以及控制电路(30),根据来自多个通信器件(10-1、10-2)的读出请求信号,读出数字数据。

    数据通信装置和数据通信模块

    公开(公告)号:CN113448894A

    公开(公告)日:2021-09-28

    申请号:CN202110322912.0

    申请日:2021-03-25

    Abstract: 提供一种数据通信装置和数据通信模块,在能够进行设备的小型化的同时能够进行提高了便利性的数据的读出。数据通信装置(10)具备:固定值存储部(101),存储固定值;接收数据存储部(102),存储通过总线(111)输入的接收数据;输出数据存储部(103),存储输出数据;比较判定部(104),输出表示固定值和接收数据的值的比较判定结果的比较判定结果信号;数据输出部(105),具有将输出数据输出到总线(111)的第1状态和不将输出数据输出到总线(111)的第2状态;指令解释部(108),基于指令而输出数据输出控制信号;输出控制部(106),基于比较判定结果信号和数据输出控制信号而输出用于将数据输出部(105)控制为第1状态或第2状态的控制信号。

    数据通信装置
    10.
    发明公开

    公开(公告)号:CN109753136A

    公开(公告)日:2019-05-14

    申请号:CN201811324319.4

    申请日:2018-11-08

    Abstract: 本发明提供一种能够停止不必要的定时的内部时钟的生成并能够降低消耗电力的数据通信装置。数据通信装置是与主设备之间经由总线进行数据的通信的数据通信装置,具备:时钟控制信号生成电路,输出与数据通信装置的重置状态以及通信的状态相应的时钟控制信号;通信开始检测电路,基于总线上的时钟信号以及数据,检测通信的开始;时钟生成电路,基于总线上的时钟信号,生成内部时钟信号;以及数据处理控制电路,被供给内部时钟信号,控制与主设备的数据的通信处理,时钟生成电路基于时钟控制信号,在数据通信装置为重置状态的情况下以及在重置状态的解除后直到通信开始为止的期间,停止内部时钟信号的生成。

Patent Agency Ranking