控制器和存储器系统
    1.
    发明授权

    公开(公告)号:CN101840307B

    公开(公告)日:2013-06-12

    申请号:CN200910172876.3

    申请日:2009-09-07

    CPC classification number: G06F12/0246 G06F2212/7207 G06F2212/7209

    Abstract: 本发明涉及控制器和存储器系统。一种控制器(10;110)包括:用于转译表的存储器(32),该转译表表明闪速存储器(11)中的逻辑地址和物理地址的彼此相对应;存储FAT信息和FAT信息标识符的另一存储器(34),该FAT信息指示在每一个块中包含的每一个页中所存储的数据的状态,每一个FAT信息标识符识别这样的页所属于的块,这些页中的每一个都在其中存储有处于由FAT信息所指示的状态的数据,同时FAT信息和FAT信息标识符保持彼此对应;用于块管理表的又一存储器(36),该块管理示出块标识符、使用状态判断信息以及FAT信息标识符且保持它们彼此相对应,其中使用状态判断信息指示对应的块为已使用/未使用,FAT信息标识符与通过使用状态判断信息指示为已使用的所有块相对应;以及控制器控制单元(28;128),其通过使用转译表、FAT信息以及块管理表来管理在闪速存储器(11)中存储的数据。

    半导体存储器控制装置

    公开(公告)号:CN102436353A

    公开(公告)日:2012-05-02

    申请号:CN201110254447.8

    申请日:2011-08-31

    Abstract: 本发明涉及半导体存储器控制装置。根据一个实施例,在信息处理器请求时,半导体存储控制器将预定单位的数据段写入在半导体芯片的存储区内的擦除区域中的没有数据被写入的存储位置中。第三表以及作为其子集的第二表包括各自指示所述半导体芯片内的每个数据段的存储位置的物理地址。第一表包括指定第二表表目的信息或指定第三表表目的信息。所述半导体存储控制器将所述第一和第二表记录到易失性存储器中,或者将所述第一表记录到易失性存储器中且将所述第三表记录到非易失性存储器中。

    半导体存储器装置
    3.
    发明公开

    公开(公告)号:CN102163179A

    公开(公告)日:2011-08-24

    申请号:CN201110038959.0

    申请日:2011-02-16

    CPC classification number: G06F12/0246 G06F2212/7205

    Abstract: 本发明涉及半导体存储器装置。根据一个实施例,一种半导体存储器装置根据日志结构方法进行以下写入:响应于来自主机的写入具有特定的逻辑块地址的数据的请求而将数据写入半导体存储器元件,以及为了压缩而将有效数据写入所述半导体存储器元件。所述半导体存储器装置根据预定的比率调整响应于来自所述主机的请求的写入的频率和用于压缩的写入的频率。

    存储器系统
    4.
    发明公开

    公开(公告)号:CN101681313A

    公开(公告)日:2010-03-24

    申请号:CN200980000132.1

    申请日:2009-02-10

    Abstract: 一种存储器系统包括易失性第一存储单元、非易失性第二存储单元、和控制器。该控制器执行数据传输,将包括存储在第二存储单元的数据的存储位置的管理信息存储在第一存储单元,并且在更新管理信息的同时,执行数据管理。第二存储单元具有管理信息存储区,用于存储管理信息存储信息,其包括最新状态的管理信息以及管理信息的位置信息。存储位置信息在存储器系统的启动操作期间通过控制器来读取,并包括表示在管理信息存储区中最新状态的管理信息的存储位置的第二指针以及表示第二指针的存储位置的第一指针。第一指针存储在第二存储单元的固定区中,第二指针存储在第二存储单元中不包括固定区的区域中。

    控制器、存储装置以及计算机程序产品

    公开(公告)号:CN102411518A

    公开(公告)日:2012-04-11

    申请号:CN201110254403.5

    申请日:2011-08-31

    Abstract: 本发明涉及控制器、存储装置以及计算机程序产品。根据一个实施例,控制器控制向包括第一数据存储单元和第二数据存储单元的存储装置的写入以及从所述存储装置的读出。所述第二数据存储单元存储用户数据和所述用户数据的奇偶校验数据。所述第一数据存储单元存储所述奇偶校验数据。所述控制器包括奇偶校验更新单元和奇偶校验写入单元。当奇偶校验数据被更新时,所述奇偶校验更新单元将更新后的奇偶校验数据写入到所述第一数据存储单元中。当满足特定要求时,所述奇偶校验写入单元读出在所述第一数据存储单元中写入的奇偶校验数据并将由此读出的奇偶校验数据写入到所述第二数据存储单元中。

    半导体存储器装置
    6.
    发明公开

    公开(公告)号:CN102163458A

    公开(公告)日:2011-08-24

    申请号:CN201110036760.4

    申请日:2011-02-12

    CPC classification number: G11C29/52 G06F11/1008 G06F11/1068

    Abstract: 本发明涉及半导体存储器装置。根据一个实施例,一种半导体存储器装置包括数据被请求写入其中的半导体存储器芯片。所述数据具有一个或多个预定单位的第一数据的段。所述装置包括:写控制器,其将所述第一数据和冗余信息写入不同的半导体存储器芯片中,所述冗余信息是通过使用预定数目的所述第一数据的段而计算出的且被用于校正所述预定数目的所述第一数据的段中的错误;以及存储单元,其存储识别信息和区域指定信息以使所述存储识别信息和区域指定信息彼此相关联。所述识别信息使所述第一数据和所述冗余信息相关联,并且所述区域指定信息指定所述半导体存储器芯片中的彼此相关联的所述第一数据和所述冗余信息被写入的多个存储区域。

    总线装置、总线系统和信息传输方法

    公开(公告)号:CN101026526A

    公开(公告)日:2007-08-29

    申请号:CN200710005846.4

    申请日:2007-02-25

    CPC classification number: G06F13/368

    Abstract: 一种用于在总线主设备和总线从设备之间传输信息的总线装置,包括:多个流水线寄存器,其能够通过流水线处理从总线主设备向总线从设备传输信息;以及多个管理设备,其管理每个流水线寄存器。此外,所述管理设备包括:保存状态保持单元,其保持保存状态作为指示对应于所述管理设备的当前级的流水线寄存器是否保存信息的信息;相邻级的保存状态指定单元,其指定前级的流水线寄存器的保存状态以及后级的流水线寄存器的保存状态,其中,所述前级的流水线寄存器将信息发送至当前级的流水线寄存器,来自所述当前级的流水线寄存器的信息被传送至所述后级的流水线寄存器;以及传输控制单元,其确定是否传输由所述对应的流水线寄存器保存的信息。

    半导体存储器装置
    8.
    发明授权

    公开(公告)号:CN102194527B

    公开(公告)日:2014-06-04

    申请号:CN201110049304.3

    申请日:2011-03-01

    CPC classification number: G06F11/1048

    Abstract: 本发明涉及半导体存储器装置。根据一个实施例,一种半导体存储器装置包括具有其中写入数据的可写存储区域的多个半导体存储器芯片。所述数据具有一个或多个第一数据的段,并且一个或多个所述第一数据的段包括第二数据。所述装置包括:确定单元,确定所述第一数据被写入的预定数目或更少的半导体存储器芯片;写控制器,将所述第一数据和冗余信息写入确定的半导体存储器芯片中的所述可写存储区域中,所述冗余信息是从所述第二数据计算出的且被用于校正所述第二数据中的错误;以及存储单元,在其中存储彼此相关联的识别信息和区域指定信息。所述识别信息使所述第二数据和所述冗余信息相关联,并且所述区域指定信息指定所述半导体存储器芯片中的包括在所述第二数据中的所述第一数据和所述冗余信息被写入的存储区域。

    半导体存储器装置
    9.
    发明公开

    公开(公告)号:CN102194527A

    公开(公告)日:2011-09-21

    申请号:CN201110049304.3

    申请日:2011-03-01

    CPC classification number: G06F11/1048

    Abstract: 本发明涉及半导体存储器装置。根据一个实施例,一种半导体存储器装置包括具有其中写入数据的可写存储区域的多个半导体存储器芯片。所述数据具有一个或多个第一数据的段,并且一个或多个所述第一数据的段包括第二数据。所述装置包括:确定单元,确定所述第一数据被写入的预定数目或更少的半导体存储器芯片;写控制器,将所述第一数据和冗余信息写入确定的半导体存储器芯片中的所述可写存储区域中,所述冗余信息是从所述第二数据计算出的且被用于校正所述第二数据中的错误;以及存储单元,在其中存储彼此相关联的识别信息和区域指定信息。所述识别信息使所述第二数据和所述冗余信息相关联,并且所述区域指定信息指定所述半导体存储器芯片中的包括在所述第二数据中的所述第一数据和所述冗余信息被写入的存储区域。

    总线装置、总线系统和信息传输方法

    公开(公告)号:CN100576811C

    公开(公告)日:2009-12-30

    申请号:CN200710005846.4

    申请日:2007-02-25

    CPC classification number: G06F13/368

    Abstract: 一种用于在总线主设备和总线从设备之间传输信息的总线装置,包括:多个流水线寄存器,其能够通过流水线处理从总线主设备向总线从设备传输信息;以及多个管理设备,其管理每个流水线寄存器。此外,所述管理设备包括:保存状态保持单元,其保持保存状态作为指示对应于所述管理设备的当前级的流水线寄存器是否保存信息的信息;相邻级的保存状态指定单元,其指定前级的流水线寄存器的保存状态以及后级的流水线寄存器的保存状态,其中,所述前级的流水线寄存器将信息发送至当前级的流水线寄存器,来自所述当前级的流水线寄存器的信息被传送至所述后级的流水线寄存器;以及传输控制单元,其确定是否传输由所述对应的流水线寄存器保存的信息。

Patent Agency Ranking