一种量子芯片及抑制量子芯片中信号串扰的方法

    公开(公告)号:CN113887732B

    公开(公告)日:2022-07-26

    申请号:CN202111123713.3

    申请日:2021-09-24

    Abstract: 本发明公开了一种量子芯片及抑制量子芯片中信号串扰的方法,包括:第一芯片,设置有第一信号线路;第二芯片,设置有第二信号线路,所述第二芯片与所述第一芯片之间通过倒装架构连接,所述第二信号线路与所述第一信号线路在量子芯片的俯视投影面上存在重叠区域;其中,所述第一芯片和所述第二芯片之间设置有空气桥,所述空气桥覆盖所述重叠区域。本发明有效抑制量子芯片上下层信号线信号串扰。

    超导电路芯片及其磁通偏置线布局结构

    公开(公告)号:CN114335318A

    公开(公告)日:2022-04-12

    申请号:CN202111619244.4

    申请日:2021-12-27

    Abstract: 本发明公开了一种超导电路芯片及其磁通偏置线布局结构。所述磁通偏置线包括传输线和连接于传输线端部的耦合部件,所述耦合部件包括偶数个环;并且,当向所述磁通偏置线内输入电流时,其中相邻环的磁矩方向相反,使得总磁矩为0。本发明实施例提供的一种超导电路芯片的磁通偏置线布局结构,能够使磁通偏置线的耦合部件与目标超导量子干涉器件具有更合适的耦合强度,且能够有效抑制空间弥散磁场的分布,降低磁场对邻近量子比特的干扰。

    一种量子芯片及抑制量子芯片中信号串扰的方法

    公开(公告)号:CN113887732A

    公开(公告)日:2022-01-04

    申请号:CN202111123713.3

    申请日:2021-09-24

    Abstract: 本发明公开了一种量子芯片及抑制量子芯片中信号串扰的方法,包括:第一芯片,设置有第一信号线路;第二芯片,设置有第二信号线路,所述第二芯片与所述第一芯片之间通过倒装架构连接,所述第二信号线路与所述第一信号线路在量子芯片的俯视投影面上存在重叠区域;其中,所述第一芯片和所述第二芯片之间设置有空气桥,所述空气桥覆盖所述重叠区域。本发明有效抑制量子芯片上下层信号线信号串扰。

    超导电路芯片及其磁通偏置线布局结构

    公开(公告)号:CN114335318B

    公开(公告)日:2024-10-22

    申请号:CN202111619244.4

    申请日:2021-12-27

    Abstract: 本发明公开了一种超导电路芯片及其磁通偏置线布局结构。所述磁通偏置线包括传输线和连接于传输线端部的耦合部件,所述耦合部件包括偶数个环;并且,当向所述磁通偏置线内输入电流时,其中相邻环的磁矩方向相反,使得总磁矩为0。本发明实施例提供的一种超导电路芯片的磁通偏置线布局结构,能够使磁通偏置线的耦合部件与目标超导量子干涉器件具有更合适的耦合强度,且能够有效抑制空间弥散磁场的分布,降低磁场对邻近量子比特的干扰。

Patent Agency Ranking