-
公开(公告)号:CN113345859B
公开(公告)日:2022-11-25
申请号:CN202110447006.3
申请日:2021-04-25
Applicant: 无锡江南计算技术研究所
IPC: H01L23/488
Abstract: 本发明提供一种混合pitch封装引脚设计的芯片,涉及印制电路板技术领域,包括:由N个边缘引脚和1个中心引脚组成的引脚单元;N个边缘引脚排列成N边形,中心引脚位于N边形的中心;N边形的边长根据芯片的封装引脚所允许的最小间距确定。本发明合理有效,通过在多个方向交错排列封装引脚,在满足表面焊接工艺能力约束即不突破最小封装引脚pitch(中心距)的条件下,有效提高封装引脚排列密度,进而压缩封装尺寸,避免了因封装尺寸过大所导致的封装翘曲及焊接可靠性问题,从而可以有效提升封装的长期稳定性。
-
公开(公告)号:CN113133219B
公开(公告)日:2022-09-09
申请号:CN202110447071.6
申请日:2021-04-25
Applicant: 无锡江南计算技术研究所
Abstract: 本发明提供一种基于交错阵列封装DDR4信号分配方法、芯片,涉及计算机系统技术领域,方法包括以下步骤:S1:两个0.8mm*1.4mm阵列的封装管脚,交错排布至对方形状中心;S2:在每个封装管脚的焊盘上钻孔;S3:在钻孔处接线,接线包括电源线、信号线以及地线,形成电源管脚、信号管脚和地管脚,使得在同一行上的电源管脚和地管脚交错分布,且任一电源管脚与相邻的地管脚之间具有两个信号管脚;S4:在任意一个地管脚和与之相邻的电源管脚之间安装封装电容。本发明合理有效,无需突破现有印制板工艺极限,仍可以有效提高芯片封装管脚的密度,实现更多高速DDR4信号优化分配和滤波电容布局设计,从而提高系统性能,可靠性高。
-
公开(公告)号:CN113133219A
公开(公告)日:2021-07-16
申请号:CN202110447071.6
申请日:2021-04-25
Applicant: 无锡江南计算技术研究所
Abstract: 本发明提供一种基于交错阵列封装DDR4信号分配方法、芯片,涉及计算机系统技术领域,方法包括以下步骤:S1:两个0.8mm*1.4mm阵列的封装管脚,交错排布至对方形状中心;S2:在每个封装管脚的焊盘上钻孔;S3:在钻孔处接线,接线包括电源线、信号线以及地线,形成电源管脚、信号管脚和地管脚,使得在同一行上的电源管脚和地管脚交错分布,且任一电源管脚与相邻的地管脚之间具有两个信号管脚;S4:在任意一个地管脚和与之相邻的电源管脚之间安装封装电容。本发明合理有效,无需突破现有印制板工艺极限,仍可以有效提高芯片封装管脚的密度,实现更多高速DDR4信号优化分配和滤波电容布局设计,从而提高系统性能,可靠性高。
-
公开(公告)号:CN103037614A
公开(公告)日:2013-04-10
申请号:CN201110300236.3
申请日:2011-09-30
Applicant: 无锡江南计算技术研究所
Abstract: 一种提高高速背板串扰性能的背板及其设计方法,所述设计方法包括:提供印制背板,在所述印制背板上形成多个布线层,对每一层布线层依次形成多个差分信号孔,以及在差分信号孔间布设差分信号线;将多组背板连接器安装到形成有多个布线层的印制背板上,将各背板连接器的针脚通过差分信号孔与差分信号孔对应的差分信号线相连接,将相同端口类型的背板连接器的针脚分配安装至一层或多层布线层上的差分信号线同侧的差分信号孔。本发明的背板及其设计方法,实现了每一层布线层上的顺流布线,保证了每一层布线层上的信号流动方向一致,从而有效地避免了高速信号在同层差分信号线之间的串扰,提高了高速信号的完整性,满足了对高速背板的串扰性能要求。
-
公开(公告)号:CN102867100A
公开(公告)日:2013-01-09
申请号:CN201210380056.5
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种印制板CAD布局方法。根据本发明的印制板CAD布局方法包括:第一步骤:建立待布局印制板的板框,并加载待布局印制板的线网;第二步骤:对待布局印制板进行布局分析,以便对待布局印制板进行功能模块划分,从而将待布局印制板的布局划分成多个功能模块;第三步骤:判断多个功能模块中是否存在相同功能模块;在第三步骤的判定结果为肯定的情况下,执行第四步骤:针对所述相同功能模块建立复用模块原型,其中,所述复用模块原型在印制板实现了单个相同功能模块的布局;在第四步骤之后执行第五步骤:通过利用所述复用模块原型作为所述相同功能模块的局部布局结构,对待布局印制板进行布局。
-
公开(公告)号:CN101472403B
公开(公告)日:2011-11-09
申请号:CN200710160668.2
申请日:2007-12-26
Applicant: 无锡江南计算技术研究所
Abstract: 一种印刷线路板,具有第一至第N配线层,还包括:位于第一配线层上的至少一个第一类连接焊盘,用于电连接半导体封装件;位于第N-1层配线层上的至少一个第二类连接焊盘,与半导体封装件的信号引脚电连接;位于第N层配线层上的至少一个第三类连接焊盘,用于与半导体封装件的接地、电源引脚电连接;贯穿第一配线层至第N-1配线层的与第二类连接焊盘的位置一一对应的至少一个盲孔;贯穿第一配线层至第N配线层的与第三类连接焊盘的位置一一对应的至少一个通孔。所述印刷线路板使耦合电容设置在第三类连接焊盘中间,减小了半导体封装件的接地、电源引脚与耦合电容之间的距离,提高去耦电容的去耦效果。本发明还提供一种印刷线路板的制作方法。
-
公开(公告)号:CN101472403A
公开(公告)日:2009-07-01
申请号:CN200710160668.2
申请日:2007-12-26
Applicant: 无锡江南计算技术研究所
Abstract: 一种印刷线路板,具有第一至第N配线层,还包括:位于第一配线层上的至少一个第一类连接焊盘,用于电连接半导体封装件;位于第N-1层配线层上的至少一个第二类连接焊盘,与半导体封装件的信号引脚电连接;位于第N层配线层上的至少一个第三类连接焊盘,用于与半导体封装件的接地、电源引脚电连接;贯穿第一配线层至第N-1配线层的与第二类连接焊盘的位置一一对应的至少一个盲孔;贯穿第一配线层至第N配线层的与第三类连接焊盘的位置一一对应的至少一个通孔。所述印刷线路板使耦合电容设置在第三类连接焊盘中间,减小了半导体封装件的接地、电源引脚与耦合电容之间的距离,提高去耦电容的去耦效果。本发明还提供一种印刷线路板的制作方法。
-
公开(公告)号:CN103037614B
公开(公告)日:2015-10-07
申请号:CN201110300236.3
申请日:2011-09-30
Applicant: 无锡江南计算技术研究所
Abstract: 一种提高高速背板串扰性能的背板及其设计方法,所述设计方法包括:提供印制背板,在所述印制背板上形成多个布线层,对每一层布线层依次形成多个差分信号孔,以及在差分信号孔间布设差分信号线;将多组背板连接器安装到形成有多个布线层的印制背板上,将各背板连接器的针脚通过差分信号孔与差分信号孔对应的差分信号线相连接,将相同端口类型的背板连接器的针脚分配安装至一层或多层布线层上的差分信号线同侧的差分信号孔。本发明的背板及其设计方法,实现了每一层布线层上的顺流布线,保证了每一层布线层上的信号流动方向一致,从而有效地避免了高速信号在同层差分信号线之间的串扰,提高了高速信号的完整性,满足了对高速背板的串扰性能要求。
-
公开(公告)号:CN102890961B
公开(公告)日:2015-08-12
申请号:CN201210372431.1
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
IPC: G11C11/413
Abstract: 一种存储体结构。在印制板正面并排布置九个正面存储体单元:正面第一存储体单元、正面第二存储体单元、正面第三存储体单元、正面第四存储体单元、正面第五存储体单元、正面第六存储体单元、正面第七存储体单元、正面第八存储体单元、正面第九存储体单元。在印制板反面与正面存储体单元对应的位置处并排布置九个反面存储体单元:反面第一存储体单元、反面第二存储体单元、反面第三存储体单元、反面第四存储体单元、反面第五存储体单元、反面第六存储体单元、反面第七存储体单元、反面第八存储体单元、反面第九存储体单元。印制板的正面安装的九个正面存储体单元属于第一路存控。印制板的反面安装的九个反面存储体单元属于第二路存控。
-
公开(公告)号:CN102890961A
公开(公告)日:2013-01-23
申请号:CN201210372431.1
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
IPC: G11C11/413
Abstract: 一种存储体结构。在印制板正面并排布置九个正面存储体单元:正面第一存储体单元、正面第二存储体单元、正面第三存储体单元、正面第四存储体单元、正面第五存储体单元、正面第六存储体单元、正面第七存储体单元、正面第八存储体单元、正面第九存储体单元。在印制板反面与正面存储体单元对应的位置处并排布置九个反面存储体单元:反面第一存储体单元、反面第二存储体单元、反面第三存储体单元、反面第四存储体单元、反面第五存储体单元、反面第六存储体单元、反面第七存储体单元、反面第八存储体单元、反面第九存储体单元。印制板的正面安装的九个正面存储体单元属于第一路存控。印制板的反面安装的九个反面存储体单元属于第二路存控。
-
-
-
-
-
-
-
-
-