伪先进先出(FIFO)标签线替换
    1.
    发明公开

    公开(公告)号:CN111984318A

    公开(公告)日:2020-11-24

    申请号:CN202010435337.0

    申请日:2020-05-21

    Abstract: 本申请题为“伪先进先出(FIFO)标签线替换”。本申请提供了一种方法,该方法包括在一个时钟周期期间针对可用标签线对包括在加标签的存储器系统中的标签组(4008)中的标签(4000)进行搜索,其中加标签的存储器系统包括具有相应的标签的多个标签线,并且其中这些标签被划分成多个不重叠的标签组,并且当在标签组中进行搜索未找到(4008)可用标签线时,在下一时钟周期期间针对可用标签线对多个标签组的下一标签组(4010)中的标签(4000)进行搜索。

    跨多个内核的软件共享
    2.
    发明公开

    公开(公告)号:CN117472560A

    公开(公告)日:2024-01-30

    申请号:CN202310898238.X

    申请日:2023-07-20

    Abstract: 本申请公开跨多个内核的软件共享。在一个示例中,一种方法包括将执行第一应用程序的第一中央处理单元(CPU)的代码存储在存储器的第一区域中,并且将执行第二应用程序的第二CPU的代码存储在存储器的第二区域中。该方法包括将第一CPU和第二CPU的共享代码存储在存储器的第三区域中。该方法包括将第一CPU的读写数据存储在存储器的第四区域中,并且将第二CPU的读写数据存储在存储器的第五区域中。该方法包括将第一地址从第一CPU的第一专属地址空间转换到第三区域中的共享地址空间,并且将第二地址从第二CPU的第二专属地址空间转换到第三区域中的共享地址空间。

    用于多芯片系统的冗余通信
    4.
    发明公开

    公开(公告)号:CN116348857A

    公开(公告)日:2023-06-27

    申请号:CN202180072692.9

    申请日:2021-10-28

    Abstract: 一种电子设备,包括:第一部件和事务跟踪单元(710),该第一部件被配置为通过提供指定第一数据集和输入存储器地址的第一存储器请求(706)来向第二部件传输第一数据集,该事务跟踪单元(710)耦合到第一传送接口(712),该事务跟踪单元(710)被配置为:接收第一存储器请求(706);经由第一传送接口(712)向第二部件传输指定第一数据集的至少第一部分的第二存储器请求(716A);从第二部件接收对第二存储器请求的响应(736A);确定响应(736A)对应于第二存储器请求;以及基于接收到的对第二存储器请求(716A)的响应(736A)向第一部件提供输出响应(738)。

    安全可靠的虚拟化域特定硬件加速器

    公开(公告)号:CN119939628A

    公开(公告)日:2025-05-06

    申请号:CN202510033159.1

    申请日:2019-12-27

    Abstract: 本申请关于安全可靠的虚拟化域特定硬件加速器。本公开涉及嵌入式计算系统(200)的各种实现方式。嵌入式计算系统(200)包括硬件加速器(HWA)线程用户(202A,202B,204)和创建并发出消息请求的第二HWA线程用户(202A,202B,204)。HWA线程用户(202A,202B,204)和第二HWA线程用户(202A,202B,204)与微控制器(MCU)子系统(214)通信。嵌入式计算系统还包括HWA线程用户与MCU子系统之间的第一处理器间通信(IPC)接口以及第二HWA线程用户与MCU子系统之间的第二IPC接口,其中第一IPC接口与第二IPC接口隔离。MCU子系统还与第一域特定HWA(208,210,212)和第二域特定HWA(208,210,212)通信。

Patent Agency Ranking