-
公开(公告)号:CN119315980A
公开(公告)日:2025-01-14
申请号:CN202310874256.4
申请日:2023-07-14
Applicant: 广东省大湾区集成电路与系统应用研究院
Abstract: 本发明提供一种多数投票电路,将比较电路输出的控制信号输出端,分别与内循环电路的输入端、阈值检测电路的控制信号输入端和投票电路的控制信号输入端相连接,以使内循环电路能够将其所接收到的控制信号,转换为对应的第一时钟信号和第二时钟信号进行输出,且将第二时钟信号作为偏置电压输入至阈值检测电路的偏置电压输入端,以使阈值检测电路,能够依据其所接收到的偏置电压和第一时钟信号,来判断是否开启投票电路,进而无需采用额外的模拟电路,即可为阈值检测电路提供偏置电压,实现了输入信号幅值的检测,进一步降低了多数投票电路的面积和制造成本。
-
公开(公告)号:CN117560007A
公开(公告)日:2024-02-13
申请号:CN202311502740.0
申请日:2023-11-10
Applicant: 广东省大湾区集成电路与系统应用研究院
Abstract: 本申请实施例公开了一种逐次逼近型模数转换器,涉及电路技术领域。本申请实施例公开的一种逐次逼近型模数转换器包括:采样电路、电容型数模转换器、电压比较器和逐次逼近逻辑电路;电压比较器的输入端分别连接采样电路和电容型数模转换器,电压比较器的输出端连接逐次逼近逻辑电路,逐次逼近逻辑电路的输出端连接电容型数模转换器的输入端。由于逐次逼近逻辑电路是先从数字控制码的中位信号向高位信号进行高位部分逐次逼近,再从数字控制码的中位信号向低位信号进行低位部分逐次逼近,来得到数字量化结果,所以可以减少单次量化过程中的电压比较器工作次数,并避免高比特位电容在每次量化过程中都需要进行充放电,从而可以有效降低能量损耗。
-
公开(公告)号:CN117560003A
公开(公告)日:2024-02-13
申请号:CN202311661672.2
申请日:2023-12-05
Applicant: 广东省大湾区集成电路与系统应用研究院
Abstract: 一种比较器失调校准装置及模数转换器。所述比较器失调校准装置校准逻辑控制单元、校准DAC单元及比较器控制单元;其中:所述校准逻辑控制单元,与待校准比较器连接,用于在所述待校准比较器失调时,生成校准码并存储;所述校准DAC单元,与所述逻辑控制单元连接,用于获取所述逻辑控制单元生成的校准码,并基于所述校准码产生校准信号,利用所述校准信号对所述待校准比较器进行校准;所述比较器控制单元,与所述校准逻辑控制单元连接,用于实时检测是否满足预设校准结束条件,并在满足所述预设校准结束条件时,生成检测结果信号,以关闭所述比较器校准装置。采用上述方案,可以降低校准功耗。
-
-