一种自校准的高精度数字时间转换电路

    公开(公告)号:CN113552793A

    公开(公告)日:2021-10-26

    申请号:CN202110841898.5

    申请日:2021-07-26

    Abstract: 本发明提供一种自校准的高精度数字时间转换电路。本发明包括:数字模拟转换器DAC、电容阵列、由多个开关组成的开关阵列及反相器;数字模拟转换器DAC连接电容阵列;电容阵列与反相器相连;反相器连接输出端;数字模拟转换器DAC、电容阵列、反相器及接地端分别设有开关;电容阵列,包括固定容值电容cap和可变容值电容cap_vary;数字模拟转换器DAC根据输入的代表时间延迟的数字控制字对电容阵列进行充电,并将基准电流源的电流变化反馈给可变电容cap_vary,从而对电容阵列的电容值进行补偿校准;反相器根据补偿校准后的电容阵列的电容值输出时钟信号。解决了现有技术中,基准电流受温度、工艺、电压变化的影响,导致输出时钟信号发生越位偏移的技术问题。

    一种自校准的高精度数字时间转换电路

    公开(公告)号:CN113552793B

    公开(公告)日:2022-04-05

    申请号:CN202110841898.5

    申请日:2021-07-26

    Abstract: 本发明提供一种自校准的高精度数字时间转换电路。本发明包括:数字模拟转换器DAC、电容阵列、由多个开关组成的开关阵列及反相器;数字模拟转换器DAC连接电容阵列;电容阵列与反相器相连;反相器连接输出端;数字模拟转换器DAC、电容阵列、反相器及接地端分别设有开关;电容阵列,包括固定容值电容cap和可变容值电容cap_vary;数字模拟转换器DAC根据输入的代表时间延迟的数字控制字对电容阵列进行充电,并将基准电流源的电流变化反馈给可变电容cap_vary,从而对电容阵列的电容值进行补偿校准;反相器根据补偿校准后的电容阵列的电容值输出时钟信号。解决了现有技术中,基准电流受温度、工艺、电压变化的影响,导致输出时钟信号发生越位偏移的技术问题。

    一种基于时钟锁定的低功耗单斜坡ADC电路

    公开(公告)号:CN116015305A

    公开(公告)日:2023-04-25

    申请号:CN202211610490.8

    申请日:2022-12-12

    Abstract: 本发明提供一种基于时钟锁定的低功耗单斜坡ADC电路,属于模拟集成电路领域。包括:斜坡产生电路,采样保持电路,比较器,三个寄存器,反相器以及开关。输入信号VPIXEL作为比较器的同相输入端,VRAMP作为比较器的反相输入端。根据比较器的基本性质可知,若输入信号VPIXEL大于VRAMP,则比较器的输出VCOMP_out为高电平;若输入信号VPIXEL小于比较信号,则比较器的输出VCOMP_out为低电平。本发明采用二分法的方式,确定输入电压所对应的范围,缩短并锁定计数器的工作区间,降低计数器的开关功耗,进而降低单斜坡ADC的功耗。

Patent Agency Ranking