一种自校准的高精度数字时间转换电路

    公开(公告)号:CN113552793B

    公开(公告)日:2022-04-05

    申请号:CN202110841898.5

    申请日:2021-07-26

    Abstract: 本发明提供一种自校准的高精度数字时间转换电路。本发明包括:数字模拟转换器DAC、电容阵列、由多个开关组成的开关阵列及反相器;数字模拟转换器DAC连接电容阵列;电容阵列与反相器相连;反相器连接输出端;数字模拟转换器DAC、电容阵列、反相器及接地端分别设有开关;电容阵列,包括固定容值电容cap和可变容值电容cap_vary;数字模拟转换器DAC根据输入的代表时间延迟的数字控制字对电容阵列进行充电,并将基准电流源的电流变化反馈给可变电容cap_vary,从而对电容阵列的电容值进行补偿校准;反相器根据补偿校准后的电容阵列的电容值输出时钟信号。解决了现有技术中,基准电流受温度、工艺、电压变化的影响,导致输出时钟信号发生越位偏移的技术问题。

    一种电容阵列可锁定的单端SAR ADC电路及其工作方法

    公开(公告)号:CN116260459A

    公开(公告)日:2023-06-13

    申请号:CN202211598534.X

    申请日:2022-12-12

    Abstract: 本发明提出一种电容阵列可锁定的单端SAR ADC电路及其工作方法,包括采样保持电路,比较器,SAR控制逻辑模块,带有锁定开关的DAC电容阵列。在开始模数转换之前,需要确定电容阵列中的锁定开关是否需要闭合。因此,将输入信号先与特定的电压进行比较,根据比较结果,判断锁定开关的关断情况,如果锁定开关断开,则单端SAR ADC进行正常的模数转换;如果锁定开关闭合,则单端SAR ADC的电容阵列中与锁定开关相连的电容将会被锁定,保持锁定连接到GND。当输入信号比较小时,通过将锁定开关闭合,将高位电容锁定,可以减少电容阵列不必要的切换,只需要以较少的硬件开销为代价,就能大大节省电容阵列和开关所产生的功耗。

    一种自校准的高精度数字时间转换电路

    公开(公告)号:CN113552793A

    公开(公告)日:2021-10-26

    申请号:CN202110841898.5

    申请日:2021-07-26

    Abstract: 本发明提供一种自校准的高精度数字时间转换电路。本发明包括:数字模拟转换器DAC、电容阵列、由多个开关组成的开关阵列及反相器;数字模拟转换器DAC连接电容阵列;电容阵列与反相器相连;反相器连接输出端;数字模拟转换器DAC、电容阵列、反相器及接地端分别设有开关;电容阵列,包括固定容值电容cap和可变容值电容cap_vary;数字模拟转换器DAC根据输入的代表时间延迟的数字控制字对电容阵列进行充电,并将基准电流源的电流变化反馈给可变电容cap_vary,从而对电容阵列的电容值进行补偿校准;反相器根据补偿校准后的电容阵列的电容值输出时钟信号。解决了现有技术中,基准电流受温度、工艺、电压变化的影响,导致输出时钟信号发生越位偏移的技术问题。

Patent Agency Ranking