用于更新精确突触权重值的神经形态芯片

    公开(公告)号:CN111587440A

    公开(公告)日:2020-08-25

    申请号:CN201980008114.1

    申请日:2019-01-07

    Abstract: 神经形态芯片包括突触单元,所述突触单元包括各自的电阻性器件、轴突线路、树突线路和开关。所述突触单元连接到轴突线路和树突线路以形成交叉阵列。所述轴突线路被配置为接收输入数据并将所述输入数据提供给所述突触单元。所述树突线路被配置为接收输出数据并且经由一个或多个相应输出线提供所述输出数据。所述开关中的给定的一个开关被配置为将输入端子连接到一个或多个输入线,并且将所述给定的一个开关的一个或多个输出端子可变地连接到给定的一个或多个轴突线路。

    不依赖于单元位置的线性权重可更新的CMOS突触阵列

    公开(公告)号:CN112805783A

    公开(公告)日:2021-05-14

    申请号:CN201980065342.2

    申请日:2019-10-02

    Abstract: 神经形态电路(500)包括交叉开关突触阵列单元。所述交叉开关突触阵列单元包括互补金属氧化物半导体(CMOS)晶体管(T6),所述CMOS晶体管(T6)的导通电阻由所述CMOS晶体管(T6)的栅极电压控制,以更新所述交叉开关突触阵列单元的权重。神经形态电路(500)还包括一组行线,所述一组行线分别将所述突触阵列单元与所述突触阵列单元的第一端的多个突触前神经元串联连接。神经形态电路(500)还包括一组列线,所述一组列线分别将所述突触阵列单元与所述突触阵列单元的第二端的多个突触后神经元串联连接。通过执行电荷共享技术来控制所述CMOS晶体管(T6)的所述栅极电压,所述电荷共享技术使用与所述一组行线和所述一组列线对齐的单元控制线上的不重叠脉冲来更新所述交叉开关突触阵列单元的所述权重。

    用于更新精确突触权重值的神经形态芯片

    公开(公告)号:CN111587440B

    公开(公告)日:2024-04-09

    申请号:CN201980008114.1

    申请日:2019-01-07

    Abstract: 神经形态芯片包括突触单元,所述突触单元包括各自的电阻性器件、轴突线路、树突线路和开关。所述突触单元连接到轴突线路和树突线路以形成交叉阵列。所述轴突线路被配置为接收输入数据并将所述输入数据提供给所述突触单元。所述树突线路被配置为接收输出数据并且经由一个或多个相应输出线提供所述输出数据。所述开关中的给定的一个开关被配置为将输入端子连接到一个或多个输入线,并且将所述给定的一个开关的一个或多个输出端子可变地连接到给定的一个或多个轴突线路。

Patent Agency Ranking