用于更新精确突触权重值的神经形态芯片

    公开(公告)号:CN111587440A

    公开(公告)日:2020-08-25

    申请号:CN201980008114.1

    申请日:2019-01-07

    Abstract: 神经形态芯片包括突触单元,所述突触单元包括各自的电阻性器件、轴突线路、树突线路和开关。所述突触单元连接到轴突线路和树突线路以形成交叉阵列。所述轴突线路被配置为接收输入数据并将所述输入数据提供给所述突触单元。所述树突线路被配置为接收输出数据并且经由一个或多个相应输出线提供所述输出数据。所述开关中的给定的一个开关被配置为将输入端子连接到一个或多个输入线,并且将所述给定的一个开关的一个或多个输出端子可变地连接到给定的一个或多个轴突线路。

    高性能和面积效率的突触存储器单元结构

    公开(公告)号:CN114746943A

    公开(公告)日:2022-07-12

    申请号:CN202180006954.1

    申请日:2021-02-03

    Abstract: 一种突触存储器系统,包括:在轴突线和树突线的交叉点处设置的突触存储器单元,每个突触存储器单元包括多个模拟存储器装置,每个突触存储器单元被配置为根据写入信号的输出电平来存储权重值,所述多个模拟存储器装置被组合以构成每个突触存储器单元;写入部分,被配置为将所述权重值写入到每个突触存储器单元并且包括写入驱动器和输出控制器,所述写入驱动器被配置为将所述写入信号输出到每个突触存储器单元,所述输出控制器被配置为控制所述写入驱动器的所述写入信号的所述输出电平;以及读取驱动器,其被配置为读取存储在突触存储器单元中的权重值。

    用于更新精确突触权重值的神经形态芯片

    公开(公告)号:CN111587440B

    公开(公告)日:2024-04-09

    申请号:CN201980008114.1

    申请日:2019-01-07

    Abstract: 神经形态芯片包括突触单元,所述突触单元包括各自的电阻性器件、轴突线路、树突线路和开关。所述突触单元连接到轴突线路和树突线路以形成交叉阵列。所述轴突线路被配置为接收输入数据并将所述输入数据提供给所述突触单元。所述树突线路被配置为接收输出数据并且经由一个或多个相应输出线提供所述输出数据。所述开关中的给定的一个开关被配置为将输入端子连接到一个或多个输入线,并且将所述给定的一个开关的一个或多个输出端子可变地连接到给定的一个或多个轴突线路。

Patent Agency Ranking