-
公开(公告)号:CN105390538A
公开(公告)日:2016-03-09
申请号:CN201510888155.8
申请日:2015-12-04
Applicant: 哈尔滨工业大学深圳研究生院
IPC: H01L29/739 , H01L29/08 , H01L29/36 , G06F17/50
Abstract: 本发明提出了一种遂穿场效应晶体管数字标准单元的版图结构设计方法,在传统的MOSFET数字标准单元的版图基础上,通过对版图结构和掺杂浓度的改变,得到实验需要的遂穿场效应晶体管数字标准单元版图。其中包括确定遂穿场效应晶体管数字标准单元的版图设计基本参数,设计数字标准单元原理图并根据电路性能确定器件尺寸后,根据上述内容最终确定遂穿场效应晶体管的版图结构。本发明设计出的隧穿场效应晶体管版图中源漏掺杂非对称,器件串联时有源区面积会更大;遂穿场效应晶体管的PIN结构,器件关态时静态电流非常小,有效降低静态功耗,同时由于其亚阈值摆幅能突破60mv/dec极限,使得电路充放电速度更快。
-
公开(公告)号:CN106203617B
公开(公告)日:2018-08-21
申请号:CN201610482653.7
申请日:2016-06-27
Applicant: 哈尔滨工业大学深圳研究生院 , 深圳集成电路设计产业化基地管理中心
Abstract: 本发明公开一种基于卷积神经网络的加速处理单元,用于对局部数据进行卷积运算,所述局部数据包括多个多媒体数据,所述加速处理单元包括第一寄存器、第二寄存器、第三寄存器、第四寄存器、第五寄存器、乘法器、加法器和第一多路选择器和第二多路选择器。单个加速处理单元通过对第一多路选择器和第二多路选择器的控制,使得乘法器和加法器可重复使用,从而使得一个加速处理单元只需要一个乘法器和一个加法器即可完成卷积运算,减少了乘法器和加法器的使用,在实现同样的卷积运算时,减少乘法器和加法器的使用将会提高处理速度并降低能耗,同时单个加速处理单元片上面积更小。
-
公开(公告)号:CN101938646A
公开(公告)日:2011-01-05
申请号:CN200910108172.X
申请日:2009-07-03
Applicant: 哈尔滨工业大学深圳研究生院
IPC: H04N7/26
Abstract: 在H.264/AVC视频编码系统中,运动估计是一种重要的减少时间相关信息的技术。运动估计包括整数运动估计部分和小数运动估计部分。其中1/4像素运动估计中需要大量运算。采用FPGA或ASIC方式实现视频编码,可以利用并行体系结构完成此部分运动估计。本发明提出了一种硬件并行实现方法,插值时采用16个滤波结构并行计算,提高了计算效率。
-
公开(公告)号:CN106203617A
公开(公告)日:2016-12-07
申请号:CN201610482653.7
申请日:2016-06-27
Applicant: 哈尔滨工业大学深圳研究生院 , 深圳集成电路设计产业化基地管理中心
Abstract: 本发明公开一种基于卷积神经网络的加速处理单元,用于对局部数据进行卷积运算,所述局部数据包括多个多媒体数据,所述加速处理单元包括第一寄存器、第二寄存器、第三寄存器、第四寄存器、第五寄存器、乘法器、加法器和第一多路选择器和第二多路选择器。单个加速处理单元通过对第一多路选择器和第二多路选择器的控制,使得乘法器和加法器可重复使用,从而使得一个加速处理单元只需要一个乘法器和一个加法器即可完成卷积运算,减少了乘法器和加法器的使用,在实现同样的卷积运算时,减少乘法器和加法器的使用将会提高处理速度并降低能耗,同时单个加速处理单元片上面积更小。
-
-
-