-
公开(公告)号:CN115080206B
公开(公告)日:2023-08-08
申请号:CN202210673222.4
申请日:2022-06-14
Applicant: 哈尔滨工业大学
IPC: G06F9/48 , G06F9/50 , G06F13/42 , G06F15/163 , G01S7/02
Abstract: 一种基于多线程机制的高速回波数据实时记录系统及记录方法,本发明涉及基于多线程机制的高速回波数据实时记录系统及记录方法。本发明的目的是为了解决现有方法无法实现将不同接口产生的大量高速回波数据实时准确记录下来的问题。系统包括:一块高速数据采集板卡和上位机;板卡包括FPGA、DDR、外设接口;上位机包括PCIe插槽、硬盘、用户软件;上位机内部设有的用户软件使用多线程机制,对多个任务进行分割,在多核处理器中,每个处理器各自执行一个线程,多个任务能够并行执行;多线程机制包括主线程和辅助线程;主线程用于用户界面的显示、更新、用户操作的响应;辅助线程用于采集,缓存,写入硬盘。本发明用于电子测量技术领域。
-
公开(公告)号:CN115543888B
公开(公告)日:2023-06-02
申请号:CN202211126299.6
申请日:2022-09-16
Applicant: 哈尔滨工业大学
Abstract: 一种基于MiniVPX构架的机载测试系统涉及飞机机载测试系统技术领域。解决现有机载测试系统体积大的问题。本发明包括背板、主控板卡、功能板卡、电源板卡、存储板卡、转接板卡和触发板卡;背板包括双槽位接口单元、单槽位接口单元、PCIe总线、SMBus总线和SATA总线;主控板卡、电源板卡和转接板卡均嵌入在双槽位接口单元内,存储板卡、触发板卡和功能板卡均嵌入在单槽位接口单元内,主控板卡通过所述PCIe总线与所述功能板卡的数据端连接,主控板卡还通过SMBus总线与功能板卡的辅助数据端连接,存储板卡通过SATA总线与主控板卡连接,本发明适用于机载测试系统领域。
-
公开(公告)号:CN115580016B
公开(公告)日:2023-04-11
申请号:CN202211258339.2
申请日:2022-10-14
Applicant: 哈尔滨工业大学
Abstract: 本发明提供了一种基于ZYNQ的飞机交流远程配电单元及配电控制方法,通过配电处理器控制固态功率控制器实现机载交流设备配电功能。交流远程配电单元配电处理器基于ZYNQ平台,PS和PL分别完成不同功能,PL通过数据采集模块得到配电通道电压、电流、温度数据以及实现开关控制功能。PS端完成数据处理、本地存储、总线通信功能。PS与PL通过AXI总线进行数据通信,保证了数据获取与计算数据的实时性。同时,交流远程配电单元预留了网口,具备通过网络进行系统软件升级功能。
-
公开(公告)号:CN115550098A
公开(公告)日:2022-12-30
申请号:CN202211126307.7
申请日:2022-09-16
Applicant: 哈尔滨工业大学
Abstract: 基于MiniVPX构架的ARINC429总线通信组件及装置,涉及航空总线信号通信技术。针对现有技术中存在的先前设计的ARINC429通信板卡,因为电路芯片集成度低,需要实现通信功能的硬件电路使用元器件多、规模大、复杂程度高以及目前已经推出的ARINC429通信板卡数据处理功能固定的问题,本发明提供的技术方案为:基于MiniVPX构架的ARINC429总线通信组件,组件包括:FPGA模块、ARINC429协议芯片、驱动芯片和供电电路模块;FPGA模块连接ARINC429协议芯片,用于为协议芯片提供参数初始化配置;ARINC429协议芯片连接FPGA模块,用于通过驱动芯片实现数据发送功能,以及用于数据接收;供电电路模块用于为FPGA模块、协议芯片和驱动芯片供电。适合应用于基于MiniVPX构架的ARINC429总线通信板卡的研究领域以及总线通信的应用中。
-
公开(公告)号:CN115080206A
公开(公告)日:2022-09-20
申请号:CN202210673222.4
申请日:2022-06-14
Applicant: 哈尔滨工业大学
IPC: G06F9/48 , G06F9/50 , G06F13/42 , G06F15/163 , G01S7/02
Abstract: 一种基于多线程机制的高速回波数据实时记录系统及记录方法,本发明涉及基于多线程机制的高速回波数据实时记录系统及记录方法。本发明的目的是为了解决现有方法无法实现将不同接口产生的大量高速回波数据实时准确记录下来的问题。系统包括:一块高速数据采集板卡和上位机;板卡包括FPGA、DDR、外设接口;上位机包括PCIe插槽、硬盘、用户软件;上位机内部设有的用户软件使用多线程机制,对多个任务进行分割,在多核处理器中,每个处理器各自执行一个线程,多个任务能够并行执行;多线程机制包括主线程和辅助线程;主线程用于用户界面的显示、更新、用户操作的响应;辅助线程用于采集,缓存,写入硬盘。本发明用于电子测量技术领域。
-
公开(公告)号:CN113342570B
公开(公告)日:2022-03-08
申请号:CN202110672534.9
申请日:2021-06-17
Applicant: 哈尔滨工业大学
Abstract: 本发明提出了一种适配3D TLC型NAND闪存数据存储的双目标状态消除编解码方法,通过编码器对胞元数据预处理,每个胞元内部均能够存储3比特信息,所述胞元共有8个状态N,将所述8个状态两两配对等分为4组,记为Gi;设其中一组GX为目标消除的双状态,将原始数据流按字线长度进行划分后,取4个胞元作为一个编码的码段,记录该4胞元码段中8种状态各自出现的个数num(N),根据码段中的状态组合得到重映射编码方法;将重映射编码后的信息存储到闪存的不同块中;解码器根据标志位将4胞元码段重新映射为原始数据;本发明的方法可以作为一种通用方法,提升了3D TLC型NAND闪存的可靠性。
-
公开(公告)号:CN113342569B
公开(公告)日:2022-02-11
申请号:CN202110672532.X
申请日:2021-06-17
Applicant: 哈尔滨工业大学
Abstract: 本发明提出了一种用于闪存胞元不可靠状态消除的等长编解码方法,通过编码器对胞元数据预处理,再将多级胞元所有状态等分为4组,然后根据码段中的状态组合得到重映射编码方法;将重映射编码后的信息存储到闪存的不同块中:解码器根据标志位将经过步骤三的3胞元码段反映射为原始数据;本发明基于等长编码的特性保证了所有码字的码长都相等,即原始数据流不会因为存储的调制数据中的比特翻转而发生窜动,实现一种以消除目标状态的数据形式对多级胞元闪存进行数据存储的编解码方法。对于MLC型闪存可消除一种状态,对于TLC型闪存可消除两种状态。
-
公开(公告)号:CN110209613B
公开(公告)日:2022-01-25
申请号:CN201910487222.3
申请日:2019-06-05
Applicant: 哈尔滨工业大学
IPC: G06F13/16
Abstract: 一种NVMe SSD读取速度与光纤接口速度自适应匹配方法,涉及数据存储技术领域,为解决现有技术中NVMe SSD读取速度控制方法对FPGA内数据缓存资源占用较多的问题,包括以下步骤:首先FPGA接收从NVMe SSD返回的读取数据的数据包,然后将RxReady信号拉低五个时钟周期。本发明借助PCIe硬核上AXI‑Stream数据接收接口的RxReady信号控制NVMe SSD读取数据时数据包的发送速度,使NVMe SSD数据读取速度与光纤数据接口速度相匹配,不需要将一个完整的读命令拆分成若干个子命令,并且为接收和解析数据包的过程留出了足够的时序余量,开发简单。而且本方法能够减少数据读取过程对缓存资源的需求,对于NVMe SSD的逻辑块大小为512Byte和4KByte时,分别节省50%和92%的Block Ram缓存资源使用量,可广泛应用于数据存储技术领域。
-
公开(公告)号:CN110109626B
公开(公告)日:2022-01-25
申请号:CN201910420004.8
申请日:2019-05-20
Applicant: 哈尔滨工业大学
IPC: G06F3/06
Abstract: 一种基于FPGA的NVMe SSD命令处理方法,它属于数据存储技术领域。本发明解决了随着NVMe SSD读写操作的命令增大或命令种类增多,流程控制状态机的复杂度增加的问题。本发明对NVMe SSD命令处理流程控制模块进行设计,将多种命令执行流程相结合,使用一个简单的流程控制状态机即可实现所有命令执行流程,便于开发和维护;而且在保证功能完整的同时,优化了流程控制状态机的状态数量及状态转移条件,减少了流程控制状态机中判断步骤的时间开销,提高了开发效率,与传统方法相比,采用本发明方法可以节省FPGA内部43%的触发器资源和65%的查找表资源。本发明可以应用于数据存储技术领域。
-
公开(公告)号:CN111490793A
公开(公告)日:2020-08-04
申请号:CN202010279163.3
申请日:2020-04-10
Applicant: 哈尔滨工业大学
IPC: H03M7/30
Abstract: 本发明提出一种基于阶梯型随机序列的调制宽带转换器的混频矩阵生成方法。所述方法包括步骤1、对于通道数为m,混频序列长度为M的调制宽带转换器系统,确定每个通道可以生成的序列的非0位置可以选择的范围长度d,步骤2、分配范围,在对应的范围生成±1随机序列,步骤3、将序列其他的元素置为0。所述方法缩短了混频序列长度,并且对于动态频谱中可能出现的SOMP算法预设的重构支撑集大于实际支撑集,有更好的去噪效果。本发明所述方法中的每个通道的混频序列只有一小段元素为随机序列,其余元素取值为0。本发明方法适用于调制宽带转换器的设计和应用领域。
-
-
-
-
-
-
-
-
-