-
公开(公告)号:CN113284803A
公开(公告)日:2021-08-20
申请号:CN202011441615.X
申请日:2020-12-08
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L21/336 , H01L21/02
Abstract: 一种方法包括:在衬底的顶部上形成掺杂区域;在衬底上方形成第一外延层;在第一外延层中形成凹槽,该凹槽与掺杂区域对准;在凹槽中执行表面清洁处理,表面清洁处理包括:氧化凹槽的表面以在凹槽中形成氧化物层;以及从凹槽的表面去除氧化物层;以及在凹槽中形成第二外延层。本发明的实施例还涉及形成半导体器件的方法。
-
公开(公告)号:CN113284803B
公开(公告)日:2024-08-30
申请号:CN202011441615.X
申请日:2020-12-08
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L21/336 , H01L21/02
Abstract: 一种方法包括:在衬底的顶部上形成掺杂区域;在衬底上方形成第一外延层;在第一外延层中形成凹槽,该凹槽与掺杂区域对准;在凹槽中执行表面清洁处理,表面清洁处理包括:氧化凹槽的表面以在凹槽中形成氧化物层;以及从凹槽的表面去除氧化物层;以及在凹槽中形成第二外延层。本发明的实施例还涉及形成半导体器件的方法。
-