-
公开(公告)号:CN119673238A
公开(公告)日:2025-03-21
申请号:CN202411831736.3
申请日:2024-12-12
Applicant: 厦门大学
IPC: G11C7/22 , G11C11/417
Abstract: 本公开提供了一种自定时电路、SRAM的读写共用自定时电路及SRAM存储器。该自定时电路包括:两个倍频电路,每一倍频电路均包括相连接的一PMOS晶体管、一上升沿D触发器以及一反相器;每一倍频电路还具有互为反相的第一输出端和第二输出端;延迟链,延迟链连接于两个倍频电路之一的上升沿D触发器和反相器之间;互补异或门,其包括两个异或门,每一异或门的输入端连接有两个倍频电路之一的第一输出端以及两个倍频电路另一的第二输出端;与非门,其输入端与两个异或门的输出端相连接,与非门的输出端输出PULSE信号。本申请实施例的技术方案可以精确模拟地址译码器的延迟过程以及SRAM单元的读写操作延迟过程产生相应的控制信号,减少SRAM的功耗并提高其工作效率。
-
公开(公告)号:CN113987979B
公开(公告)日:2025-01-14
申请号:CN202111264795.3
申请日:2021-10-28
Applicant: 厦门大学
IPC: G06F30/327 , G06F30/33 , G06F16/901 , G06F16/532
Abstract: 本发明提出了一种面向模拟集成电路的子电路匹配方法,包括:读取电路网表文件,对电路中的元件节点定义节点标签进行区别;分别对所述元件进行拓扑,生成有向电路拓扑图;对所述子电路的节点搜索顺序进行排序,并依此动态选择所述模拟集成电路的若干个节点,从而组成多个节点对并组织成搜索树,所述搜索树的一个树节点代表一个子图状态;将所述节点对加入到所述树节点中形成一个新的子图状态,当加入同一子电路的节点和不同模拟集成电路的节点所组成的节点对时,所述搜索树形成不同的分枝;对所述搜索树中的无效分枝进行剪枝,从而对所述子电路和所述模拟集成电路的节点进行快速匹配。本发明具有能够实现高准确率、低计算复杂度的电路匹配的效果。
-
公开(公告)号:CN118606735A
公开(公告)日:2024-09-06
申请号:CN202410648268.X
申请日:2024-05-23
Applicant: 厦门大学
IPC: G06F18/23213 , G06F17/16
Abstract: 本发明公开了一种聚类中心更新方法和K均值聚类算法加速系统,该更新方法包括逐次获取数据点和编号;将每次获取的数据点存储至数据点矩阵;将每次获取的编号存储至编号矩阵;将同一次存储的数据点矩阵和转置后的编号矩阵相乘,得到输入矩阵;逐次地将输入矩阵累加,得到累加矩阵;逐次地将编号矩阵累加,得到数量矩阵;将累加矩阵与数量矩阵相除,得到聚类矩阵。该更新方法采用矩阵运算替代内存读写操作,改善了频繁读写内存造成的延迟问题,和并行处理数据时的内存一致性问题。
-
公开(公告)号:CN114785746B
公开(公告)日:2023-06-16
申请号:CN202210411165.2
申请日:2022-04-19
Applicant: 厦门大学
IPC: H04L49/15 , H04L49/201
Abstract: 本发明公开了一种用于单组播混传的banyan网络,其通过地址转换器将信息包中的地址信息重新编码为地址码,并通过多级交换器对该地址码进行提取和裂解,使得每级交换器均可根据地址码中编码位的位置信息确定其发送信息包的输出口,并在最后将信息包发送至相应的输出端;该banyan网络在保留传统banyan网络自由选路的特性的前提下,还可降低交换网络的复杂度,并实现单组播信号混合传输。
-
公开(公告)号:CN113987979A
公开(公告)日:2022-01-28
申请号:CN202111264795.3
申请日:2021-10-28
Applicant: 厦门大学
IPC: G06F30/327 , G06F30/33 , G06F16/901 , G06F16/532
Abstract: 本发明提出了一种面向模拟集成电路的子电路匹配方法,包括:读取电路网表文件,对电路中的元件节点定义节点标签进行区别;分别对所述元件进行拓扑,生成有向电路拓扑图;对所述子电路的节点搜索顺序进行排序,并依此动态选择所述模拟集成电路的若干个节点,从而组成多个节点对并组织成搜索树,所述搜索树的一个树节点代表一个子图状态;将所述节点对加入到所述树节点中形成一个新的子图状态,当加入同一子电路的节点和不同模拟集成电路的节点所组成的节点对时,所述搜索树形成不同的分枝;对所述搜索树中的无效分枝进行剪枝,从而对所述子电路和所述模拟集成电路的节点进行快速匹配。本发明具有能够实现高准确率、低计算复杂度的电路匹配的效果。
-
公开(公告)号:CN110460253B
公开(公告)日:2021-12-03
申请号:CN201910720140.9
申请日:2019-08-06
Applicant: 厦门大学
Abstract: 本发明涉及电路技术领域,提供了一种构成RFID电子标签的整流器及前端电路。包括整流器、电压钳位电路、LDO电路和上电复位电路;所述整流器与电压钳位电路连接,电压钳位电路连接有LDO电路和储能电容CL,LDO电路与上电复位电路连接,所述整流器从RF天线接收信号转换为直流信号,经电压钳位电路的调节后把能量存储到储能电容CL,储能电容CL为LDO电路提供电源,LDO电路给上电复位电路提供电源;本发明的整流电路利用电路自偏置来抵消阈值电压的影响,减小了导通压降,降低了损耗,达到减小功耗和增加RFID识别距离的目的。
-
公开(公告)号:CN113391188A
公开(公告)日:2021-09-14
申请号:CN202110436697.7
申请日:2021-04-22
Applicant: 厦门大学
Abstract: 本发明给出了一种基于神经网络的自校准系统及方法,通过设置自检单元、可调元件阵列和计算单元,自检单元测量与待校准电路关联的低频测量值M,可调元件阵列将计算单元的控制字输入待校准电路,计算单元基于自检单元和可调元件阵列进行校准。本发明能够通过训练神经网络来预测待校准电路的电性能参数,计算期望的电性能参数下所对应的计算单元的控制字,通过控制字控制接入到可调元件阵列的可调元件值,使得待校准电路校准至期望的电性能参数范围内从而有效降低模拟、射频等电路的测试成本和复杂度,提高校准效率。
-
公开(公告)号:CN110324025B
公开(公告)日:2021-08-10
申请号:CN201910601666.5
申请日:2019-07-05
Applicant: 厦门大学
IPC: H03K4/48
Abstract: 具有窄带抑制功能的超宽带脉冲电路与设计方法,涉及超宽带脉冲IR‑UWB。由数字三角脉冲产生电路和输出级电路以及负载组成;其中数字三角脉冲产生电路由多个延时单元电路、或非门、与非门构成,输出级由多个PMOS管和NMOS组成,所述数字三角脉冲产生电路产生的三角脉冲信号经各延时单元电路输入各或非门和与非门,先后产生负三角脉冲和正三角脉冲信号,通过输出级电路连接到一起,经过负载将连续高斯脉冲信号组合在一起。本电路采用两个高斯脉冲信号组合的方式产生脉冲,组合信号对UWB频谱的利用率比单个高斯脉冲高,从而较大化地利用辐射掩蔽,减小对任意位置频段的窄带系统干扰,达到降低成本、减小功耗的目的。
-
公开(公告)号:CN105450199A
公开(公告)日:2016-03-30
申请号:CN201510807427.7
申请日:2015-11-19
Applicant: 厦门大学
IPC: H03H17/02
CPC classification number: H03H17/0201 , H03H2017/0204
Abstract: 具有快速建立时间的级联积分梳状滤波器及其设计方法,涉及数字滤波器。所述具有快速建立时间的级联积分梳状滤波器设有:数字控制模块,主要用于监测系统参数,所述系统参数包括但不限于上电复位与掉电使能、输出数据速率、输入通道、通道增益等,作为使能快速恢复的控制信号;高低速CIC滤波器,主要用于将前端模拟Σ-Δ调制器输出的高速率低精度位流转换成低速率高精度数字信号输出;所述高低速CIC滤波器的输入端接前端模拟Σ-Δ调制器输出端,高低速CIC滤波器的输出端输出低速率高精度数字信号,高低速CIC滤波器的控制信号输入端接数字控制模块的使能快速恢复控制信号输出端。
-
公开(公告)号:CN104712499A
公开(公告)日:2015-06-17
申请号:CN201510090233.X
申请日:2015-02-28
Applicant: 厦门大学
CPC classification number: Y02E10/723 , F03D7/00 , F05B2270/335
Abstract: 一种可即时启动的风力发电机,涉及风力发电机。设有电动机、电动机控制模块、发电机、负载输出控制模块、风力机、传感器模块;电动机控制模块与电动机连接;发电机通过传动机构与电动机连接;负载输出控制模块的输入端与发电机连接,负载输出控制模块的输出端接负载;风力机通过传动机构与发电机连接;传感器模块通过CAN总线分别与电动机控制模块和负载输出控制模块连接,传感器模块另与发电机连接。具有快速启动风力发电机的特性,减少启动时间,对电动机实施了软启动,延长电动机寿命;对发电机进行功率监测,能有效自动跟踪最大效率点,可延长发电机寿命;使用CAN总线通讯,有效延长各个模块之间的通讯距离,有效拓宽了应用领域。
-
-
-
-
-
-
-
-
-