-
公开(公告)号:CN115412076A
公开(公告)日:2022-11-29
申请号:CN202210974767.9
申请日:2022-08-15
Applicant: 北京智芯微电子科技有限公司 , 南开大学
Abstract: 本发明涉及集成电路技术领域,且公开了一种比较器、芯片及电子设备,其中比较器包括锁存电路和校准电路,锁存电路包括第一下拉单元和第二下拉单元,校准电路包括:第一校准单元,第一校准单元包括串联的第一开关管和第一校准管,第一开关管和第一校准管串联后与第一下拉单元并联;第二校准单元,第二校准单元包括串联的第二开关管和第二校准管,第二开关管和第二校准管串联后与第二下拉单元并联;调节单元,调节单元用于调节第一校准管和第二校准管的控制电压以调节第一下拉单元和第二下拉单元的下拉能力,进而调整比较器的输入失调电压。该比较器可提高失调电压调节范围和比较精度,且电路简单利于集成。
-
公开(公告)号:CN112272026B
公开(公告)日:2022-01-14
申请号:CN202011262573.3
申请日:2020-11-12
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司
IPC: H03M1/38
Abstract: 本发明实施例提供一种逐次逼近式模拟数字转换器系统,属于芯片技术领域。该系统包括:引入抖动器和消除抖动器,其中,所述引入抖动器连接在所述第一电容组和所述数字控制电路之间,用于根据所述比较器的输出信号以及所述数字控制电路输出的第一随机信号,输出控制信号控制所述第一电容组的第K个电容的下极板,以在所述第一电容组的第K个电容处引入抖动;所述消除抖动器连接在所述第二电容组和所述数字控制电路之间,用于根据所述比较器的输出信号以及所述数字控制电路输出的第二随机信号,输出控制信号控制所述第二电容组的第K+1个电容的下极板,以在所述第二电容组的第K+1个电容处消除抖动。本发明可以更好提高无杂散动态范围。
-
公开(公告)号:CN112367081A
公开(公告)日:2021-02-12
申请号:CN202011165074.2
申请日:2020-10-27
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司
IPC: H03M1/10
Abstract: 本发明实施例提供一种逐次逼近式模拟数字转换器的电容阵列校正系统和方法,属于芯片技术领域。该系统包括:第一比较器、数字逻辑控制器、采样开关组、第一开关组以及第二开关组,其中,采样开关组中的一个采样开关连接在第一电容组的上极板和地之间,另一个采样开关连接在第二电容组的上极板和地之间;第一开关组的一个开关连接在第一比较器的正端和第一电容组的上极板之间,另一个开关连接在第一比较器的负端和第二电容组的上极板之间;第二开关组的一个开关连接在第一比较器的正端和第二电容组的上极板之间,另一个开关连接在第一比较器的负端和第一电容组的上极板之间。本发明能够对逐次逼近式模拟数字转换器的电容阵列进行精确校准。
-
公开(公告)号:CN112272026A
公开(公告)日:2021-01-26
申请号:CN202011262573.3
申请日:2020-11-12
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司
IPC: H03M1/38
Abstract: 本发明实施例提供一种逐次逼近式模拟数字转换器系统,属于芯片技术领域。该系统包括:引入抖动器和消除抖动器,其中,所述引入抖动器连接在所述第一电容组和所述数字控制电路之间,用于根据所述比较器的输出信号以及所述数字控制电路输出的第一随机信号,输出控制信号控制所述第一电容组的第K个电容的下极板,以在所述第一电容组的第K个电容处引入抖动;所述消除抖动器连接在所述第二电容组和所述数字控制电路之间,用于根据所述比较器的输出信号以及所述数字控制电路输出的第二随机信号,输出控制信号控制所述第二电容组的第K+1个电容的下极板,以在所述第二电容组的第K+1个电容处消除抖动。本发明可以更好提高无杂散动态范围。
-
公开(公告)号:CN114257214A
公开(公告)日:2022-03-29
申请号:CN202111342282.X
申请日:2021-11-12
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC: H03K3/012
Abstract: 本发明实施例提供一种振荡器及芯片,属于电子电路技术领域。该振荡器包括:电流产生电路、比较器电路以及振荡电路,其中,所述电流产生电路用于产生第一基准电流和第二基准电流,并根据所述第一基准电流提供基准电压信号;所述振荡电路包括电容;所述比较器电路连接在所述电容和所述电流产生电路之间,并根据所述基准电压信号以及所述电容的电压信号的大小关系,输出高或低电平,以控制所述电容放电或由流经所述比较器电路的第二基准电流对所述电容充电。该振荡器及芯片可以减少电流支路,达到减少功耗的目的。
-
公开(公告)号:CN117908281A
公开(公告)日:2024-04-19
申请号:CN202410186060.0
申请日:2024-02-20
Applicant: 南开大学
Abstract: 本发明涉及光开关技术领域,尤其涉及一种基于非平行薄膜波导的光开关及其控制方法,该光开关包括:分光组件;波导传输组件,所述波导传输组件包括对应设置的两个薄膜波导,两个所述薄膜波导对应的侧面具有设定角度,所述波导传输组件设置有一个输入端口区域以及多个输出端口区域,所述分光组件设置于所述波导传输组件的端部且连接于所述输入端口区域。本发明提供一种基于非平行薄膜波导的光开关,降低了光开关的制造成本和难度,本发明采用两块薄膜波导不平行排布的结构设计,利用波导耦合以及光场干涉在横向上的不均匀性,实现光的可偏转传输。
-
公开(公告)号:CN115051694A
公开(公告)日:2022-09-13
申请号:CN202210634567.9
申请日:2022-06-06
Applicant: 北京智芯微电子科技有限公司 , 南开大学
IPC: H03K5/24
Abstract: 本发明实施例提供了一种动态比较器及芯片,该动态比较器包括:预放大级,用于放大输入的差分信号得到放大信号;锁存级,所述锁存级与所述预放大级的输出端相连,用于锁存所述放大信号得到判决结果;牵引电路,所述牵引电路与所述预放大级的输出端连接,所述牵引电路中至少包括第一电容、第二电容及反向时钟,所述反向时钟设于所述第一电容及第二电容之间;当所述反向时钟处于上升沿时,所述第一电容和第二电容的电荷均保持不变,所述预放大级的输出端产生压差,使所述锁存级开启。该动态比较器引入牵引电路,加快了预放大级的速度,提高了比较器的判决速度。
-
公开(公告)号:CN112468151B
公开(公告)日:2022-01-14
申请号:CN202011287799.9
申请日:2020-11-17
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司
IPC: H03M1/38
Abstract: 本发明涉及集成电路技术领域,提供一种DAC电容阵列,该DAC电容阵列对现有的第一电容阵列和第二电容阵列进行拆分以形成第一高段电容阵列、第一低段电容阵列、第二高段电容阵列和第二低段电容阵列;其中,第一高段电容阵列中各电容权重与第一低段电容阵列中各电容权重满足预设比例关系;第一高段电容阵列的上极板与第一低段电容阵列的上极板之间设置有第一连接开关;第二高段电容阵列中各电容权重与第二低段电容阵列中各电容权重满足所述预设比例关系;第二高段电容阵列的上极板与第二低段电容阵列的上极板之间设置有第二连接开关。本发明提供的技术方案,能够极大地缩短SAR型模数转换器在量化过程中电容电压的建立时间,有效提高其量化速度。
-
公开(公告)号:CN112383291A
公开(公告)日:2021-02-19
申请号:CN202011248739.6
申请日:2020-11-10
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
公开(公告)号:CN112383291B
公开(公告)日:2023-04-28
申请号:CN202011248739.6
申请日:2020-11-10
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
-
-
-
-
-
-
-
-