基于超频状态DEC电路时序错误的软件PUF配置方法

    公开(公告)号:CN115659886B

    公开(公告)日:2023-04-07

    申请号:CN202211679452.8

    申请日:2022-12-27

    Abstract: 本发明公开了基于超频状态DEC电路时序错误的软件PUF配置方法,包括在DEC电路系统时钟超频状态下,确定电路输出结果第一次出错的系统时钟频率FEF;设置采样间隔,基于FEF,测算响应的稳定性和熵源位,进而确定提取PUF响应的最佳频率点;当需要进行设备认证时,电路芯片切换到PUF模式,基于最佳频率点提取PUF响应。较大地提升了基于超频下的时序错误的软件PUF的唯一性和稳定性,能高效、安全地产生PUF响应。

    基于超频状态DEC电路时序错误的软件PUF配置方法

    公开(公告)号:CN115659886A

    公开(公告)日:2023-01-31

    申请号:CN202211679452.8

    申请日:2022-12-27

    Abstract: 本发明公开了基于超频状态DEC电路时序错误的软件PUF配置方法,包括在DEC电路系统时钟超频状态下,确定电路输出结果第一次出错的系统时钟频率FEF;设置采样间隔,基于FEF,测算响应的稳定性和熵源位,进而确定提取PUF响应的最佳频率点;当需要进行设备认证时,电路芯片切换到PUF模式,基于最佳频率点提取PUF响应。较大地提升了基于超频下的时序错误的软件PUF的唯一性和稳定性,能高效、安全地产生PUF响应。

Patent Agency Ranking