-
公开(公告)号:CN115373950B
公开(公告)日:2023-01-24
申请号:CN202211316658.4
申请日:2022-10-26
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: G06F11/30 , G06F16/16 , G06F16/178 , G06F21/60
Abstract: 本发明涉及芯片领域,公开一种工控机与数据监测系统。所述工控机包括:监测模块,用于在监测到所述工控机上的特定数据文件夹内的生产数据发生变化的情况下,获取所述特定数据文件夹内发生变化的生产数据的生成时间;提取模块,用于提取所述特定数据文件夹的原始数据摘要;插入模块,用于将所述生成时间作为时间戳插入所述原始数据摘要中,以形成所述特定数据文件夹的第一数据摘要;以及发送模块,用于发送所述特定数据文件夹的名称与所述第一数据摘要。由此,本发明可有效地避免生产数据被篡改,以确保生产数据的真实准确性。
-
公开(公告)号:CN115274859B
公开(公告)日:2023-01-20
申请号:CN202211205804.6
申请日:2022-09-30
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/78 , H01L29/06 , H01L29/40 , H01L21/336
Abstract: 本发明涉及半导体领域,提供一种LDMOS晶体管及其制造方法。所述LDMOS晶体管包括衬底、P型体区、N型漂移区、N型高压阱区、位于P型体区的源极、位于N型漂移区的漏极、栅极以及浅槽隔离区,所述N型漂移区设置有P型掺杂区,所述P型掺杂区包覆浅槽隔离区的下缘边角且与漏极相接,所述P型掺杂区与N型漂移区形成PN结,以分担漏极与N型漂移区之间的电场;所述浅槽隔离区的上表面设置有多晶硅场板结构;所述多晶硅场板结构、所述浅槽隔离区与所述P型掺杂区构成RESURF结构,以降低P型掺杂区与N型漂移区之间的电场。本发明可以降低漏端在沟道方向的电场强度,提高器件的导通击穿电压,同时降低热载流子效应。
-
公开(公告)号:CN115084232B
公开(公告)日:2023-01-17
申请号:CN202210858457.0
申请日:2022-07-21
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/10 , H01L29/20 , H01L29/78 , H01L21/336 , H01L27/088
Abstract: 本发明提供一种异质结横向双扩散场效应晶体管、制作方法、芯片及电路,涉及半导体技术领域。晶体管包括:衬底;氮化镓缓冲层,形成于衬底上;并排形成在氮化镓缓冲层上的源区掺杂区、氮化镓体区、氮化镓漂移区和漏区掺杂区;铝镓氮阻挡层,形成于部分氮化镓漂移区上;栅氧介质层,形成于氮化镓体区、铝镓氮阻挡层和部分未被铝镓氮阻挡层覆盖的氮化镓漂移区上;源极金属电极,形成于源区掺杂区上;漏极金属电极,形成于漏区掺杂区上;栅极金属电极,形成于部分栅氧介质层上。通过本发明提供的晶体管能够提高晶体管的击穿电压,提升电子迁移率,保证器件的速度,减少复杂的场板结构,降低制作难度,减少生产成本。
-
公开(公告)号:CN115528117A
公开(公告)日:2022-12-27
申请号:CN202211436896.9
申请日:2022-11-16
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司
IPC: H01L29/78 , H01L29/06 , H01L21/336
Abstract: 本发明提供一种横向双扩散场效应晶体管、制作方法、芯片及电路,涉及半导体技术领域。晶体管包括:SOI衬底,SOI衬底的上层硅为凸字型结构,包括第一凸台和第二凸台;第一凸台被划分为体区和漂移区;氧化场板形成于漂移区上;源区第一导电类型掺杂区形成于靠近体区的第二凸台上;源区第二导电类型掺杂区形成于源区第一导电类型掺杂区上;源极形成于源区第二导电类型掺杂区上;漏区第一导电类型掺杂区形成于靠近漂移区的第二凸台上;漏区第二导电类型掺杂区形成于漏区第一导电类型掺杂区上;漏极形成于漏区第二导电类型掺杂区上。通过本发明提供的晶体管,能够改善自热效应,避免载流子迁移率下降,提高击穿电压、器件的性能和可靠性。
-
公开(公告)号:CN115373907A
公开(公告)日:2022-11-22
申请号:CN202211316659.9
申请日:2022-10-26
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 国网福建省电力有限公司电力科学研究院 , 国家电网有限公司
IPC: G06F11/14 , G06F11/30 , G06F16/178
Abstract: 本发明涉及芯片领域,公开一种工控机与数据备份系统。所述工控机包括:查询模块,用于查询所述工控机的存储空间使用率;以及同步模块,用于:在所述工控机的存储空间使用率大于第一阈值且小于或者等于第二阈值的情况下,将所述工控机上的生产数据强制同步至主服务器或网络附属存储器中的一者;或者在所述工控机的存储空间使用率大于所述第二阈值的情况下,将所述工控机上的生产数据强制同步至所述主服务器或所述网络附属存储器中的一者与备用服务器。本发明可通过在工控机上配置查询模块和同步模块来自动查询工控机的存储空间使用率,并在存储空间使用率大于不同阈值时针对生产数据执行不同的强制同步操作,以实现生产数据的自动化上传的目的。
-
公开(公告)号:CN115274858A
公开(公告)日:2022-11-01
申请号:CN202211205608.9
申请日:2022-09-30
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/78 , H01L29/06 , H01L29/08 , H01L21/336
Abstract: 本发明提供一种LDMOS器件、LDMOS器件制造方法及芯片,属于芯片领域。该LDMOS器件包括:半导体衬底以及形成在半导体衬底上的源极结构、栅极结构和漏极结构;半导体衬底内形成有漂移区和体区,栅极结构形成在源极结构和漏极结构之间;源极结构包括源极掺杂区和源极金属,源极掺杂区形成在体区内且距离半导体衬底上表面第一预设距离,源极金属与源极掺杂区相连;漏极结构包括漏极掺杂区和漏极金属,漏极掺杂区形成在漂移区内且距离半导体衬底上表面第一预设距离,漏极金属与漏极掺杂区相连;源极掺杂区与漏极掺杂区上方还形成有low‑K介质层,low‑K介质层环绕在源极金属和漏极金属的四周。
-
公开(公告)号:CN115084232A
公开(公告)日:2022-09-20
申请号:CN202210858457.0
申请日:2022-07-21
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/10 , H01L29/20 , H01L29/78 , H01L21/336 , H01L27/088
Abstract: 本发明提供一种异质结横向双扩散场效应晶体管、制作方法、芯片及电路,涉及半导体技术领域。晶体管包括:衬底;氮化镓缓冲层,形成于衬底上;并排形成在氮化镓缓冲层上的源区掺杂区、氮化镓体区、氮化镓漂移区和漏区掺杂区;铝镓氮阻挡层,形成于部分氮化镓漂移区上;栅氧介质层,形成于氮化镓体区、铝镓氮阻挡层和部分未被铝镓氮阻挡层覆盖的氮化镓漂移区上;源极金属电极,形成于源区掺杂区上;漏极金属电极,形成于漏区掺杂区上;栅极金属电极,形成于部分栅氧介质层上。通过本发明提供的晶体管能够提高晶体管的击穿电压,提升电子迁移率,保证器件的速度,减少复杂的场板结构,降低制作难度,减少生产成本。
-
公开(公告)号:CN114864667B
公开(公告)日:2022-09-13
申请号:CN202210810837.7
申请日:2022-07-11
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336 , H01L27/088
Abstract: 本发明涉及半导体技术领域,公开了一种NLDMOS器件、NLDMOS器件的制备方法及芯片。所述NLDMOS器件包括:衬底;设于所述衬底上的P型体区与N型漂移区,其中,所述N型漂移区包括低剂量N型漂移区和高剂量N型漂移区;设于所述低剂量N型漂移区上的低掺杂N型离子注入层;以及设于所述高剂量N型漂移区上的N型阱区,其中,所述低剂量N型漂移区、所述低掺杂N型离子注入层与所述N型阱区在横向上形成掺杂剂量逐渐增大的变掺杂区,由此本发明在不牺牲关断状态下的击穿电压的情况下,有效地降低导通电阻,同时还可有效地抑制导通状态下的基区扩展(Kirk)效应,从而提高NLDMOS器件在导通状态下的安全工作区和可靠性。
-
公开(公告)号:CN114864667A
公开(公告)日:2022-08-05
申请号:CN202210810837.7
申请日:2022-07-11
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336 , H01L27/088
Abstract: 本发明涉及半导体技术领域,公开了一种NLDMOS器件、NLDMOS器件的制备方法及芯片。所述NLDMOS器件包括:衬底;设于所述衬底上的P型体区与N型漂移区,其中,所述N型漂移区包括低剂量N型漂移区和高剂量N型漂移区;设于所述低剂量N型漂移区上的低掺杂N型离子注入层;以及设于所述高剂量N型漂移区上的N型阱区,其中,所述低剂量N型漂移区、所述低掺杂N型离子注入层与所述N型阱区在横向上形成掺杂剂量逐渐增大的变掺杂区,由此本发明在不牺牲关断状态下的击穿电压的情况下,有效地降低导通电阻,同时还可有效地抑制导通状态下的基区扩展(Kirk)效应,从而提高NLDMOS器件在导通状态下的安全工作区和可靠性。
-
公开(公告)号:CN114583049A
公开(公告)日:2022-06-03
申请号:CN202210479541.1
申请日:2022-05-05
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网重庆市电力公司电力科学研究院
IPC: H01L49/02
Abstract: 本发明涉及半导体领域,提供一种MIM电容器的制作方法及MIM电容器。所述MIM电容器的制作方法包括:在基板上形成下极板;在下极板上沉积温度系数低的导热电阻材料,形成第一薄膜电阻层;在第一薄膜电阻层上形成介质层;在介质层上沉积温度系数低的导热电阻材料,形成第二薄膜电阻层,使第一薄膜电阻层和第二薄膜电阻层全包覆介质层;在第二薄膜电阻层上形成上极板。本发明通过两层温度系数低的薄膜电阻层将MIM电容器的介质层全包覆住,可以降低MIM电容器整体的温度系数,提高MIM电容器的温度线性度性能。
-
-
-
-
-
-
-
-
-