一种自适应偏置宽频压控振荡器电路

    公开(公告)号:CN109245724B

    公开(公告)日:2022-09-27

    申请号:CN201810815880.6

    申请日:2018-07-24

    IPC分类号: H03B5/12 H03L7/099 H03B5/04

    摘要: 本发明涉及一种自适应偏置宽频压控振荡器电路,包括压控振荡器电路和自适应偏置电路。压控振荡器电路根据外部输入信号VCP调整负载电阻的大小,改变三个延迟单元的延时,产生与VCP相对应频率的振荡信号CLK和CLKN;自适应偏置电路通过对CLK和CLKN信号的交叉点检测,自适应调节输出VFB,VFB控制压控振荡器电路尾电流源大小。本发明通过压控振荡器电路输出信号的频率和摆幅反馈调节压控振荡器电路中尾电流源的偏置电压,稳定了输出信号的占空比,改善了振荡器的相位噪声性能,与固定偏置电压相比扩展了振荡频率范围,满足高速时钟处理电路等多种应用需求,实现了自适应偏置的高性能压控振荡器电路。

    一种可编程信号幅度检测电路

    公开(公告)号:CN109613323B

    公开(公告)日:2021-04-13

    申请号:CN201811279437.8

    申请日:2018-10-30

    IPC分类号: G01R19/00

    摘要: 本发明一种可编程信号幅度检测电路,包括幅度检测电路和比较器电路,幅度检测电路用于检测外部输入的差分信号CKP与CKN的幅度大小,以预设的阈值参考电压VT为基准,输出反映外部输入的差分信号CKP与CKN的幅度大小的幅度检测电压VA至比较器电路,对于一定的阈值参考电压VT,幅度检测电压VA与外部输入的差分信号幅度成反比,而对于一定的外部输入的差分信号幅度,幅度检测电压VA与阈值参考电压VT成正比;比较器电路,用于比较幅度检测电压VA和参考比较电压VR的大小,并生成幅度指示信号QC,用于指示电压幅度是否足够强。本发明可以用于高速信号接收、自动增益控制等电路中实现高速信号幅度灵活控制。

    一种控制激光器驱动电路上电阶段输出电流稳定性的方法

    公开(公告)号:CN103390856B

    公开(公告)日:2015-12-09

    申请号:CN201310300265.9

    申请日:2013-07-15

    IPC分类号: H01S5/042

    摘要: 本发明设计一种控制激光器驱动电路上电阶段输出电流稳定性的方法,通过激光器驱动电路的上电模块实现,上电模块包括可修调时钟电路、上电控制电路和上电驱动电路,本发明利用数字修调技术提高不同芯片时钟电路周期一致性;利用上电控制电路控制上电驱动电路上电时间;利用上电驱动电路驱动后端电路、建立反馈环路并形成控制稳态。本发明有效提高不同批次激光器驱动电路上电时间的一致性,解决多驱动芯片并联应用时上电时间不同引起输出电流振荡的问题,同时引入控制电路控制驱动电路的驱动方式,在电路稳定后将驱动电路设置为低功耗状态,降低了整个芯片稳定工作期间的功耗。

    一种可编程调节时钟交叉点的高速时钟接收电路

    公开(公告)号:CN108306648B

    公开(公告)日:2021-06-08

    申请号:CN201711329588.5

    申请日:2017-12-13

    IPC分类号: H03M1/82

    摘要: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。

    一种高速高精度电流舵数模转换器自校准系统及方法

    公开(公告)号:CN110958021A

    公开(公告)日:2020-04-03

    申请号:CN201911368913.8

    申请日:2019-12-26

    IPC分类号: H03M1/10

    摘要: 一种高速高精度电流舵数模转换器自校准系统及方法,属于数模转换器技术领域。本发明包括:参考电流源接入电流比较器正输入端,待校准电流源与校准DAC模块接入电流比较器负输入端,进行电流比较;校准码的初值为全0,首先校准码的最高位变为1,根据比较器输出结果决定当前校准位是否为1;如果电流比较器输出结果为高电平1,则当前校准位为1,否则为0;然后从次高位到最低位依次重复以上过程,直到K位校准码全部确定,停止比较;将当前校准码锁存在误差锁存器;校准DAC模块在此校准码控制下生成校准误差补偿电流,电流源校准完成;实现校准误差补偿电流与待校准电流源电流加和后的总电流与参考电流源电流大小一致。