-
公开(公告)号:CN119340220B
公开(公告)日:2025-04-29
申请号:CN202411890620.7
申请日:2024-12-20
IPC: H01L21/56 , H01L21/687 , H01L23/31
Abstract: 本发明提供了一种半导体器件的加工方法、用于半导体器件加工的夹具,其中,半导体器件的加工方法包括:得到基体;在基体上设置芯片;在基体上形成封装体,封装体具有顶部通孔,顶部通孔露出芯片的测温区域;在顶部通孔内穿设止挡件,止挡件的端部遮住测温区域;在封装体、基体以及止挡件之间填充绝缘胶体。本申请的技术方案有效地解决了相关技术中测量半导体器件的结温时,需要去除半导体器件的外壳而导致半导体器件可能受到损伤的问题。
-
公开(公告)号:CN117766470B
公开(公告)日:2024-05-14
申请号:CN202410190217.7
申请日:2024-02-20
IPC: H01L23/053 , H01L23/31 , H01L21/50 , H01L21/52 , H01L21/56
Abstract: 本申请公开了一种半导体器件的封装结构和封装方法,该半导体器件的封装结构包括:绝缘基板,绝缘壳体,多个绝缘肋条和半导体器件,其中绝缘壳体位于绝缘基板的一侧以围成容纳空间,绝缘壳体具有顶面和侧壁,至少一个侧壁具有多个间隔设置的条状结构;多个绝缘肋条位于相邻的多个条状结构之间,绝缘肋条分别与顶面和条状结构所在的侧壁连接,相邻条状结构之间具有间隔区域,绝缘肋条在第一方向上具有相对的两端,绝缘肋条的两端突出于间隔区域,第一方向为绝缘基板指向绝缘壳体的方向;半导体器件设置于容纳空间中;该半导体的封装结构实现了在高电压、小电流的应用场景下满足了器件的高绝缘强度需求。
-
公开(公告)号:CN117766470A
公开(公告)日:2024-03-26
申请号:CN202410190217.7
申请日:2024-02-20
IPC: H01L23/053 , H01L23/31 , H01L21/50 , H01L21/52 , H01L21/56
Abstract: 本申请公开了一种半导体器件的封装结构和封装方法,该半导体器件的封装结构包括:绝缘基板,绝缘壳体,多个绝缘肋条和半导体器件,其中绝缘壳体位于绝缘基板的一侧以围成容纳空间,绝缘壳体具有顶面和侧壁,至少一个侧壁具有多个间隔设置的条状结构;多个绝缘肋条位于相邻的多个条状结构之间,绝缘肋条分别与顶面和条状结构所在的侧壁连接,相邻条状结构之间具有间隔区域,绝缘肋条在第一方向上具有相对的两端,绝缘肋条的两端突出于间隔区域,第一方向为绝缘基板指向绝缘壳体的方向;半导体器件设置于容纳空间中;该半导体的封装结构实现了在高电压、小电流的应用场景下满足了器件的高绝缘强度需求。
-
公开(公告)号:CN119050090B
公开(公告)日:2025-03-25
申请号:CN202411509866.5
申请日:2024-10-28
IPC: H01L23/52 , H01L23/488
Abstract: 本发明提供了一种互连构件及具有其的功率器件,互连构件包括:主体段,主体段的下表面为导电连接面;界面互连段,与主体段连接,界面互连段的下表面为互连面;拱形连接段,包括相连接的第一弧形段和第二弧形段,第一弧形段与主体段连接,第二弧形段与界面互连段连接,第一弧形段在预设纵向截面内具有第一弧形中心线,第一弧形中心线与预设曲线满足确定系数R2,预设曲线满足以下公式:#imgabs0#;x和y为预设曲线在预设坐标系内的横坐标值和纵坐标值;h为预设曲线的最高点至X轴的距离,a为预设曲线至Y轴的最大距离,#imgabs1#为预设常数;在预设曲线的最高点处,预设曲线满足#imgabs2#;R2≥0.8。通过本方案,能够缓解互连构件的互连界面处的应力大的问题。
-
公开(公告)号:CN119050091B
公开(公告)日:2025-03-25
申请号:CN202411509883.9
申请日:2024-10-28
IPC: H01L23/52 , H01L23/488
Abstract: 本发明提供了一种多界面互连构件及具有其的功率模块,多界面互连构件包括:主体段,主体段的下表面为导电连接面;第一界面互连段,位于主体段的侧部并与主体段连接,第一界面互连段的下表面为第一互连面;第二界面互连段,位于主体段的侧部并与主体段连接,第二界面互连段的下表面为第二互连面;其中,主体段的下表面、第一界面互连段的下表面以及第二界面互连段的下表面中的至少一个设置有浸润槽。通过本申请提供的技术方案,能够解决相关技术中的功率模块内利用率低的问题。
-
公开(公告)号:CN119050091A
公开(公告)日:2024-11-29
申请号:CN202411509883.9
申请日:2024-10-28
IPC: H01L23/52 , H01L23/488
Abstract: 本发明提供了一种多界面互连构件及具有其的功率模块,多界面互连构件包括:主体段,主体段的下表面为导电连接面;第一界面互连段,位于主体段的侧部并与主体段连接,第一界面互连段的下表面为第一互连面;第二界面互连段,位于主体段的侧部并与主体段连接,第二界面互连段的下表面为第二互连面;其中,主体段的下表面、第一界面互连段的下表面以及第二界面互连段的下表面中的至少一个设置有浸润槽。通过本申请提供的技术方案,能够解决相关技术中的功率模块内利用率低的问题。
-
公开(公告)号:CN118943094B
公开(公告)日:2025-03-25
申请号:CN202411438305.0
申请日:2024-10-15
IPC: H01L23/367 , H01L23/373 , H01L23/49
Abstract: 本发明提供了一种半导体封装结构,包括:壳体,包括基板;第一半导体芯片,与基板连接;第一金属连接部,连接在基板和第一半导体芯片之间并与第一半导体芯片的第一极电连接;第二金属连接部,与第一金属连接部间隔设置,第二金属连接部与基板连接并与第一半导体芯片的第二极电连接;第一端子,与第一金属连接部电连接;第二端子,与第二金属连接部电连接;第一绝缘凸块,设置在基板上并设置在第一金属连接部和第二金属连接部之间。本申请的技术方案能够有效地解决相关技术中的半导体芯片散热效果不佳的问题。
-
公开(公告)号:CN118943094A
公开(公告)日:2024-11-12
申请号:CN202411438305.0
申请日:2024-10-15
IPC: H01L23/367 , H01L23/373 , H01L23/49
Abstract: 本发明提供了一种半导体封装结构,包括:壳体,包括基板;第一半导体芯片,与基板连接;第一金属连接部,连接在基板和第一半导体芯片之间并与第一半导体芯片的第一极电连接;第二金属连接部,与第一金属连接部间隔设置,第二金属连接部与基板连接并与第一半导体芯片的第二极电连接;第一端子,与第一金属连接部电连接;第二端子,与第二金属连接部电连接;第一绝缘凸块,设置在基板上并设置在第一金属连接部和第二金属连接部之间。本申请的技术方案能够有效地解决相关技术中的半导体芯片散热效果不佳的问题。
-
公开(公告)号:CN119340220A
公开(公告)日:2025-01-21
申请号:CN202411890620.7
申请日:2024-12-20
IPC: H01L21/56 , H01L21/687 , H01L23/31
Abstract: 本发明提供了一种半导体器件的加工方法、用于半导体器件加工的夹具,其中,半导体器件的加工方法包括:得到基体;在基体上设置芯片;在基体上形成封装体,封装体具有顶部通孔,顶部通孔露出芯片的测温区域;在顶部通孔内穿设止挡件,止挡件的端部遮住测温区域;在封装体、基体以及止挡件之间填充绝缘胶体。本申请的技术方案有效地解决了相关技术中测量半导体器件的结温时,需要去除半导体器件的外壳而导致半导体器件可能受到损伤的问题。
-
公开(公告)号:CN119050090A
公开(公告)日:2024-11-29
申请号:CN202411509866.5
申请日:2024-10-28
IPC: H01L23/52 , H01L23/488
Abstract: 本发明提供了一种互连构件及具有其的功率器件,互连构件包括:主体段,主体段的下表面为导电连接面;界面互连段,与主体段连接,界面互连段的下表面为互连面;拱形连接段,包括相连接的第一弧形段和第二弧形段,第一弧形段与主体段连接,第二弧形段与界面互连段连接,第一弧形段在预设纵向截面内具有第一弧形中心线,第一弧形中心线与预设曲线满足确定系数R2,预设曲线满足以下公式:#imgabs0#;x和y为预设曲线在预设坐标系内的横坐标值和纵坐标值;h为预设曲线的最高点至X轴的距离,a为预设曲线至Y轴的最大距离,#imgabs1#为预设常数;在预设曲线的最高点处,预设曲线满足#imgabs2#;R2≥0.8。通过本方案,能够缓解互连构件的互连界面处的应力大的问题。
-
-
-
-
-
-
-
-
-