一种3D集成芯片及其制备方法

    公开(公告)号:CN111009520B

    公开(公告)日:2022-06-24

    申请号:CN201911154973.X

    申请日:2019-11-22

    Abstract: 本发明适用于半导体芯片技术领域,提供了一种3D集成芯片及其制备方法。其中,所述3D集成芯片包括上下堆叠集成的第一芯片和第二芯片;所述第一芯片的焊盘上制备有焊料凸点;所述第二芯片的芯片表面设置有再布线有机介质层,所述再布线有机介质层上沉积有重布线金属层,所述重布线金属层上设置有外介质层,所述外介质层具有开孔,所述开孔处沉积电镀有新焊盘,所述第二焊盘通过所述重布线金属层与所述第二芯片的原焊盘连接;所述新焊盘与所述焊料凸点之间通过钉头凸点焊接固定。本发明能够有效缓解3D集成芯片堆叠结构的热应力,提升了3D集成芯片的可靠性。

    电流复用低噪声放大器及集成电路

    公开(公告)号:CN116404988A

    公开(公告)日:2023-07-07

    申请号:CN202310224502.1

    申请日:2023-03-09

    Abstract: 本申请适用于半导体技术领域,提供了一种电流复用低噪声放大器及集成电路。该电流复用低噪声放大器包括:第一晶体管、第二晶体管、第三晶体管、第一偏置电路、第二偏置电路、电流复用电路、输入匹配电路、第一级间匹配电路、第二级间匹配电路和输出匹配电路;第一晶体管、第二晶体管和第三晶体管三级级联;第一偏置电路、第二偏置电路和电流复用电路共同用于使第一晶体管和第二晶体管复用第三晶体管的电流。输入匹配电路、第一偏置电路、第二偏置电路、第一级间匹配电路和第二级间匹配电路共同实现噪声匹配和阻抗匹配。本申请提供的电流复用低噪声放大器具有高输出功率、高线性度、低噪声和高增益,具备高通用性,可以应用于更多系统中。

    单电压控制电调衰减电路和稳幅装置

    公开(公告)号:CN110768638B

    公开(公告)日:2023-01-10

    申请号:CN201911063248.1

    申请日:2019-10-31

    Abstract: 本发明属于低中频接收系统技术领域,涉及一种单电压控制电调衰减电路和稳幅装置。所述电路包括:控制模块、第一衰减模块、第二衰减模块和第三衰减模块;控制模块将外部电源的电压转换为预设电压输出给第一衰减模块和第三衰减模块,且根据外部电源的电压向第二衰减模块输出导通电压;第一衰减模块和第三衰减模块在接收到预设电压后控制端电压均升高,第二衰减模块在接收到导通电压后控制端电压降低,射频信号经过第一衰减模块、第二衰减模块和第三衰减模块得到衰减信号。本发明具有结构简单、单电压控制、高输出P‑1和适用频率范围大等优点,方便在低中频系统中的使用。

    一种3D集成芯片及其制备方法

    公开(公告)号:CN111009520A

    公开(公告)日:2020-04-14

    申请号:CN201911154973.X

    申请日:2019-11-22

    Abstract: 本发明适用于半导体芯片技术领域,提供了一种3D集成芯片及其制备方法。其中,所述3D集成芯片包括上下堆叠集成的第一芯片和第二芯片;所述第一芯片的焊盘上制备有焊料凸点;所述第二芯片的芯片表面设置有再布线有机介质层,所述再布线有机介质层上沉积有重布线金属层,所述重布线金属层上设置有外介质层,所述外介质层具有开孔,所述开孔处沉积电镀有新焊盘,所述第二焊盘通过所述重布线金属层与所述第二芯片的原焊盘连接;所述新焊盘与所述焊料凸点之间通过钉头凸点焊接固定。本发明能够有效缓解3D集成芯片堆叠结构的热应力,提升了3D集成芯片的可靠性。

    单电压控制电调衰减电路和稳幅装置

    公开(公告)号:CN110768638A

    公开(公告)日:2020-02-07

    申请号:CN201911063248.1

    申请日:2019-10-31

    Abstract: 本发明属于低中频接收系统技术领域,涉及一种单电压控制电调衰减电路和稳幅装置。所述电路包括:控制模块、第一衰减模块、第二衰减模块和第三衰减模块;控制模块将外部电源的电压转换为预设电压输出给第一衰减模块和第三衰减模块,且根据外部电源的电压向第二衰减模块输出导通电压;第一衰减模块和第三衰减模块在接收到预设电压后控制端电压均升高,第二衰减模块在接收到导通电压后控制端电压降低,射频信号经过第一衰减模块、第二衰减模块和第三衰减模块得到衰减信号。本发明具有结构简单、单电压控制、高输出P-1和适用频率范围大等优点,方便在低中频系统中的使用。

Patent Agency Ranking