-
公开(公告)号:CN106206505B
公开(公告)日:2020-06-09
申请号:CN201510854664.9
申请日:2015-11-30
Applicant: 东芝存储器株式会社
IPC: H01L23/482 , H01L23/498 , H01L21/60
Abstract: 本发明的实施方式提供一种能够谋求厚度方向上的小型化的半导体装置以及半导体装置的制造方法。实施方式的半导体装置具备第1基板、铝垫、第1镍电极、第2基板、第2镍电极以及连接层。第1基板的内部具有配线。铝垫设置在第1基板的表层内,并与配线连接。第1镍电极是一部分埋设在第1基板中并与铝垫连接,并且顶面从第1基板的表面突出。第2基板积层于第1基板。第2镍电极是一部分埋设在第2基板中,并且顶面从第2基板的第1基板侧的表面突出。连接层由含锡的合金形成,将第1镍电极及第2镍电极之间连接。
-
公开(公告)号:CN105990205B
公开(公告)日:2019-05-21
申请号:CN201510096614.9
申请日:2015-03-04
Applicant: 东芝存储器株式会社
CPC classification number: G01B11/26 , G01B11/272 , G08B21/086 , H01L21/681 , H01L22/20 , H01L23/544 , H01L24/13 , H01L24/16 , H01L24/75 , H01L24/81 , H01L25/0657 , H01L25/50 , H01L2223/54426 , H01L2224/16145 , H01L2224/75702 , H01L2224/75753 , H01L2224/75804 , H01L2224/75901 , H01L2224/8113 , H01L2224/81132 , H01L2224/8116 , H01L2224/81191 , H01L2224/81193 , H01L2224/81201 , H01L2224/81205 , H01L2224/81908 , H01L2225/06513 , H01L2225/06593 , H01L2924/00014
Abstract: 本发明涉及半导体装置的制造方法及半导体制造装置。本发明的实施方式通过减少积层芯片间的位置偏移量而改善积层芯片的良率,从而削减成本。实施方式的半导体装置的制造方法包括:获取第1半导体芯片的位置的步骤;及将第2半导体芯片安装在所述第1半导体芯片上的步骤。该半导体装置的制造方法还包括:获取所述第2半导体芯片的位置的步骤;计算第1偏移量的步骤,所述第1偏移量是所述第1半导体芯片的位置与所述第2半导体芯片的位置的偏移量;及进行所述第1偏移量是否为第1范围内的第1判定的步骤。
-
公开(公告)号:CN105977247B
公开(公告)日:2018-07-10
申请号:CN201510425277.3
申请日:2015-07-17
Applicant: 东芝存储器株式会社
CPC classification number: C23C14/35 , C23C14/3407 , C23C14/50 , H01J37/32715 , H01J37/345 , H01L23/552 , H01L2224/04042 , H01L2224/06135 , H01L2224/32145 , H01L2224/32225 , H01L2224/48091 , H01L2224/48145 , H01L2224/48227 , H01L2224/73265 , H01L2225/06506 , H01L2225/0651 , H01L2225/06537 , H01L2225/06562 , H01L2924/15311 , H01L2924/00014 , H01L2924/00012 , H01L2924/00
Abstract: 本发明提供半导体制造装置及半导体装置的制造方法,半导体制造装置具备:具有沿着第1方向延伸的第1及第2端部和沿着第2方向延伸且比第1及第2端部长的第3及第4端部的承载体。上述装置还具备部件保持部,其具有配置有第1极性的第1磁极部分和第2极性的第2磁极部分的磁体配置面,磁体配置面具备沿着第1方向延伸的第5及第6端部和沿着第2方向延伸且比第5及第6端部长的第7及第8端部。上述装置还具备沿第1方向输送承载体的承载体输送部。第5及第6端部比第1及第2端部短,第7及第8端部比第3及第4端部长,承载体输送部能以使得第3及第4端部通过磁体配置面的与第2方向平行的中心线之下的方式输送承载体。
-
-