超低失配锁相环电路的电荷泵

    公开(公告)号:CN101515709A

    公开(公告)日:2009-08-26

    申请号:CN200910030058.X

    申请日:2009-03-27

    Applicant: 东南大学

    Abstract: 超低失配锁相环电路的电荷泵,该电荷泵电路包含了两组相似的差分电荷泵电路,这两组电路串联相接,其中:第一组差分电荷泵电路的第二输出节点(B)接第二运算放大器(102)的输入端,第二运算放大器(102)的输出端接第三输出节点(C);第二组差分电荷泵电路第一输出节点(A)、第二输出节点(B)分别接第一运算放大器(101)的输入端,第一运算放大器(101)的输出端分别接第一可变放电电流源(107)、第二可变放电电流源(108)。通过比较第一输出节点和第二输出节点的电压,反馈控制第一可变电流源,使得充电电流和放电电流相等,减少失配。

    一种全数字锁相环的快速锁定方法

    公开(公告)号:CN101640533A

    公开(公告)日:2010-02-03

    申请号:CN200910184797.4

    申请日:2009-08-14

    Applicant: 东南大学

    Abstract: 一种全数字锁相环的快速锁定方法,用于对设有包括鉴相鉴频器,时间数字转换器,数字滤波器,数控振荡器和分频器构成的全数字锁相环在短时间内锁定频率,其特征在于:通过设计的算法找到控制数控振荡器频率的一个控制字,受该控制字控制的数控振荡器输出的时钟经过分频后得到分频时钟,该分频时钟频率与参考时钟频率相近,然后基于鉴相鉴频器鉴出的参考时钟和分频时钟之间的相位差,来控制数控振荡器进行锁定;该全数字锁相环设有快速频率捕获和锁相两个环路,两个环路交替工作,首先由快速频率捕获环路完成频率捕获,然后再由锁相环路完成精确锁定。

    超低失配锁相环电路的电荷泵

    公开(公告)号:CN101515709B

    公开(公告)日:2010-09-15

    申请号:CN200910030058.X

    申请日:2009-03-27

    Applicant: 东南大学

    Abstract: 超低失配锁相环电路的电荷泵,该电荷泵电路包含了两组相似的差分电荷泵电路,这两组电路串联相接,其中:第一组差分电荷泵电路的第二输出节点(B)接第二运算放大器(102)的输入端,第二运算放大器(102)的输出端接第三输出节点(C);第二组差分电荷泵电路第一输出节点(A)、第二输出节点(B)分别接第一运算放大器(101)的输入端,第一运算放大器(101)的输出端分别接第一可变放电电流源(107)、第二可变放电电流源(108)。通过比较第一输出节点和第二输出节点的电压,反馈控制第一可变电流源,使得充电电流和放电电流相等,减少失配。

    一种全数字锁相环的快速锁定方法

    公开(公告)号:CN101640533B

    公开(公告)日:2011-10-05

    申请号:CN200910184797.4

    申请日:2009-08-14

    Applicant: 东南大学

    Abstract: 一种全数字锁相环的快速锁定方法,用于对设有包括鉴相鉴频器,时间数字转换器,数字滤波器,数控振荡器和分频器构成的全数字锁相环在短时间内锁定频率,其特征在于:通过设计的算法找到控制数控振荡器频率的一个控制字,受该控制字控制的数控振荡器输出的时钟经过分频后得到分频时钟,该分频时钟频率与参考时钟频率相近,然后基于鉴相鉴频器鉴出的参考时钟和分频时钟之间的相位差,来控制数控振荡器进行锁定;该全数字锁相环设有快速频率捕获和锁相两个环路,两个环路交替工作,首先由快速频率捕获环路完成频率捕获,然后再由锁相环路完成精确锁定。

    一种带自适应漏电流切断机制的存储单元电路

    公开(公告)号:CN102176323A

    公开(公告)日:2011-09-07

    申请号:CN201010622691.0

    申请日:2010-12-31

    Applicant: 东南大学

    Abstract: 一种带自适应漏电流切断机制的存储单元电路,为双端读写的亚阈值存储单元电路,电路包括第一反相器和第二反相器,两个反相器连接成交叉耦合,两个反相器通过平衡管连接在互补的位线之间,平衡管的栅端连接增强字线。本发明克服现有技术的缺陷,提供一种低功耗、高鲁棒性的亚阈值存储单元电路,能够在保证系统在不增加动态功耗和不降低性能的前提下,实现动态操作和静态操作中泄漏功耗的同时降低,平衡存储单元的各项指标,使系统性能最优化。

    一种带自适应漏电流切断机制的存储单元电路

    公开(公告)号:CN201910251U

    公开(公告)日:2011-07-27

    申请号:CN201020699090.5

    申请日:2010-12-31

    Applicant: 东南大学

    Abstract: 一种带自适应漏电流切断机制的存储单元电路,为双端读写的亚阈值存储单元电路,电路包括第一反相器和第二反相器,两个反相器连接成交叉耦合,两个反相器通过平衡管连接在互补的位线之间,平衡管的栅端连接增强字线。本实用新型克服现有技术的缺陷,提供一种低功耗、高鲁棒性的亚阈值存储单元电路,能够在保证系统在不增加动态功耗和不降低性能的前提下,实现动态操作和静态操作中泄漏功耗的同时降低,平衡存储单元的各项指标,使系统性能最优化。

Patent Agency Ranking