一种基于CCSDS规范的空间数据处理节点装置

    公开(公告)号:CN111917458B

    公开(公告)日:2022-06-28

    申请号:CN202010789522.X

    申请日:2020-08-07

    Abstract: 本发明涉及空间数据处理的技术领域,提供了一种基于CCSDS规范的空间数据处理节点装置。包括:前向链路基带处理模块,用于完成前向链路的包括数据缓存、状态监测、帧符合性检测、信道接收处理和数据输出处理在内的基带数据处理功能;返向链路基带处理模块,用于完成返向链路的包括数据缓存、通道复用、数据路由、包解析、业务数据优先级调度、安全处理、流量控制和信道发送处理在内的基带数据处理功能;参数配置及健康遥测模块,用于通过总线完成参数配置和健康遥测管理功能。采用可编程逻辑FPGA设计完成了基于CCSDS规范的空间数据处理节点装置,实现了空间数据的直接传输,节约了协议开销,降低了数据的处理延时。

    一种高可靠、低误码率的星载存储系统

    公开(公告)号:CN113051109A

    公开(公告)日:2021-06-29

    申请号:CN202110337291.3

    申请日:2021-03-29

    Abstract: 本发明公开了一种高可靠、低误码率的星载存储系统,采用双星交换系统架构,包括采用两组冷冗余设计的控制通道、数据通道和采用若干组热冗余设计的存储单元;控制通道、数据通道和存储单元两两互连;存储单元的数量为N+M个,其中N个存储单元用于系统工作,M个存储单元用于备份。本发明不受空间单粒子翻转的影响,实现了航天存储产品的高速数据处理与可靠存储控制。

    一种NAND Flash坏块管理方法及系统

    公开(公告)号:CN106776359B

    公开(公告)日:2020-03-17

    申请号:CN201611040185.4

    申请日:2016-11-11

    Abstract: 本发明提供了一种NAND Flash坏块管理方法及系统,包括:若目标逻辑地址属于工作区,且为坏块,则目标物理地址等于备用区最高位地址减去偏移地址;对目标存储块进行操作之后检验目标存储块的状态,若目标存储块为坏块属于工作区,且标识为好块,则将从备用区最高位向低位顺序第一个标识为未用好块的存储块作为替换块,在映射表中修改该替换块的标识为已用好块,将该替换块相对于备用区最高位地址的偏移地址和坏块标识写入映射表中;若目标逻辑地址属于工作区,且对应映射表中块状态标识为坏块,则先在映射表中将当前替换块的块状态标识修改为坏块,再将新替换块相对于备用区最高位地址的偏移地址和坏块标识写入映射表中。

    一种星载设备电源控制系统
    4.
    发明公开

    公开(公告)号:CN116846054A

    公开(公告)日:2023-10-03

    申请号:CN202310764123.1

    申请日:2023-06-27

    Abstract: 本发明公开一种星载设备电源控制系统,包括:用于将外部总体电路分系统输入的一次电源转换为功能模块所需的二次电源和控制器所需的辅助电源的一次电源转换模块。用于接收并控制二次电源的输出,以及进行电压控制的二次电源输出模块。控制器设于二次电源输出模块内。一次电源转换模块和二次电源输出模块均冗余设置,为双电源输入/输出设置,通过双电源切换阵列完成双电源应用控制。采用分级上电控制,有效降低了一次电源的浪涌电流,提高了星载设备供电的安全性。采用MOS管防倒灌设计,实现了二次电源的冗余设计,可支持设备功能级的并联冗余需求。利用MOS管电流自动均衡技术,实现了多路电源并行驱动,满足了不同负载的电源需求和可靠性应用要求。

    多通道的NAND FLASH差错控制方法

    公开(公告)号:CN113241110A

    公开(公告)日:2021-08-10

    申请号:CN202110509484.2

    申请日:2021-05-10

    Abstract: 本发明提供了一种基于BCH及类RAID技术的多通道NAND FLASH差错控制方法,包括:对输入数据按通道数N进行分组后进行交织;将N通道的数据按通道进行异或生成校验数据;将校验数据和N组通道数据形成N+1组通道数据分别进行并行加扰;将N+1组数据分别进行BCH并行编码,数据按FLASH的页长进行分块,编码后存储在存储阵列中,存储阵列由N+1颗FLASH存储芯片组成,与N+1组数据一一对应;读取存储阵列中N+1组数,分别进行并行BCH译码,并给出译码“是否成功”状态;将N+1组数据分别进行并行解扰;根据译码“是否成功”状态,对N+1组数据进行容错控制;将完成差错控制的数据进行解交织恢复。本发明从抑制、纠错、替换三个维度采取设计措施降低了NAND FLASH的误码率。

    一种基于CCSDS规范的空间数据处理节点装置

    公开(公告)号:CN111917458A

    公开(公告)日:2020-11-10

    申请号:CN202010789522.X

    申请日:2020-08-07

    Abstract: 本发明涉及空间数据处理的技术领域,提供了一种基于CCSDS规范的空间数据处理节点装置。包括:前向链路基带处理模块,用于完成前向链路的包括数据缓存、状态监测、帧符合性检测、信道接收处理和数据输出处理在内的基带数据处理功能;返向链路基带处理模块,用于完成返向链路的包括数据缓存、通道复用、数据路由、包解析、业务数据优先级调度、安全处理、流量控制和信道发送处理在内的基带数据处理功能;参数配置及健康遥测模块,用于通过总线完成参数配置和健康遥测管理功能。采用可编程逻辑FPGA设计完成了基于CCSDS规范的空间数据处理节点装置,实现了空间数据的直接传输,节约了协议开销,降低了数据的处理延时。

    一种基于自适应路由及调度策略的高速缓存装置

    公开(公告)号:CN106095696B

    公开(公告)日:2018-11-09

    申请号:CN201610594155.1

    申请日:2016-07-26

    Abstract: 本发明的一种基于自适应路由及调度策略的高速缓存装置,包括控制器和外部高速缓冲存储器组件;所述控制器包括速率预判模块、输入缓存I、II模块、输出缓存I、II模块、路由及调度模块、高速高速缓冲存储器控制模块和SSD控制模块;自适应路由及调度模块采用AOS虚拟信道动态调度协议,实现数据链路动态路由及存储。所述高速缓冲存储器组件利用外部高速缓冲存储器件构建“内存条”,扩大数据存储深度。本发明中利用控制器内部二级缓存和外部高速缓冲存储器构建了三级数据路由与缓存机制,通过动态路由和调度的方法,实现了外部高速缓冲存储器组件的高速输入输出数据通道缓存复用,提高了高速缓冲存储器组件存储带宽的利用率。

    一种基于FPGA的多通道高速码流切换方法

    公开(公告)号:CN107835440A

    公开(公告)日:2018-03-23

    申请号:CN201711079488.1

    申请日:2017-11-06

    Abstract: 本发明提供了一种基于FPGA的多通道高速码流切换方法,包括对输入高速码流预处理的步骤、生成低频信号的步骤、获得鉴相信号的步骤、生成重同步信号的步骤、码流切换输出的步骤。本发明通过采用分频、鉴相、重同步和倍频处理技术,不依赖于FPGA的FIFO资源,实现了多通道高速码流的同步切换,避免了全局时钟使用多路选择开关,提高了输出码流的钟码时延等性能和FPGA设计性能。且本发明提供的FPGA模块,资源需求相对较小,适于小规模反熔丝FPGA设计,从而满足高可靠的宇航应用。

    一种用于航天初始化数据存储的方法

    公开(公告)号:CN107316655A

    公开(公告)日:2017-11-03

    申请号:CN201710592073.8

    申请日:2017-07-19

    CPC classification number: G11B7/26

    Abstract: 本发明提供了一种用于航天初始化数据存储的方法,包括:将初始化数据按预设FPGA程序的bit文件格式进行构造得到bit格式文件,构造时将初始化数据起始位置指向第二片程序存储器的头部位置;使用专用软件将构造的bit格式文件转化为mcs格式文件;将第二片程序存储器的PROM程序文件加载到商用FLASH器件中进行产品调试;S4:调试完毕后,将第二片程序存储器PROM程序文件烧入至一片程序存储器中进行最终状态固化。该方法使用XQR17V16程序存储器替代传统的航天专用数据存储器UT28F256LV用于初始化数据存储,使其存储容量提高64倍,成本下降10倍,经济价值高;且调试过程中数据可修改,使用方便。

    一种基于自适应路由及调度策略的高速缓存装置

    公开(公告)号:CN106095696A

    公开(公告)日:2016-11-09

    申请号:CN201610594155.1

    申请日:2016-07-26

    CPC classification number: G06F12/0811 G06F2212/1016 G06F2212/1036

    Abstract: 本发明的一种基于自适应路由及调度策略的高速缓存装置,包括控制器和外部高速缓冲存储器组件;所述控制器包括速率预判模块、输入缓存I、II模块、输出缓存I、II模块、路由及调度模块、高速高速缓冲存储器控制模块和SSD控制模块;自适应路由及调度模块采用AOS虚拟信道动态调度协议,实现数据链路动态路由及存储。所述高速缓冲存储器组件利用外部高速缓冲存储器件构建“内存条”,扩大数据存储深度。本发明中利用控制器内部二级缓存和外部高速缓冲存储器构建了三级数据路由与缓存机制,通过动态路由和调度的方法,实现了外部高速缓冲存储器组件的高速输入输出数据通道缓存复用,提高了高速缓冲存储器组件存储带宽的利用率。

Patent Agency Ranking