量化变换系数管理装置及适用于HEVC标准的编码器

    公开(公告)号:CN111083475B

    公开(公告)日:2022-04-01

    申请号:CN201911417923.6

    申请日:2019-12-31

    Abstract: 本发明提供一种量化变换系数管理装置,包括:第一管理模块,所述第一管理模块包括:第一存储单元和第一处理单元。通过所述第一存储单元和所述第一处理单元,所述第一管理模块能够快速存取和管理所述第一管理单元输出的部分量化变换系数和第一编码单元的量化变换系数,仅使用一个存储单元实现了不同尺寸的编码单元的量化变换系数的数据共享,避免了不同尺寸的编码单元都需要独立的存储单元的情况,从而避免了多个存储单元中的量化变换系数被不停地被选择、搬移或丢弃的情况,降低了所述第一存储单元的压缩容量,从而减少了硬件开销,同时也降低了所述第一存储单元的运行功耗,提高了所述量化变换系数管理装置的工作效率。

    计算编码失真度和编码模式控制的方法及其系统

    公开(公告)号:CN106034235B

    公开(公告)日:2020-01-03

    申请号:CN201510106937.1

    申请日:2015-03-11

    Abstract: 本发明涉及视频编码处理领域,公开了一种计算编码失真度和编码模式控制的方法及系统。本发明中,该方法包括以下步骤:获取编码宏块在当前编码模式下的预测像素值,并根据预测像素值与编码宏块像素值计算预测残差值;获取预测残差值经过当前编码模式下编码过程中的量化和反量化处理后的带有量化损失的预测残差值;将预测残差值和带有量化损失的预测残差值的差分平方和作为当前编码模式下的编码失真度。本发明中,以编码宏块的预测残差值和带有量化损失的预测残差值的差分平方和作为编码失真度,避免了预测模块,预测残差计算模块,重建模块在计算通路中的延时,解决了传统SSD编码模式控制策略计算失真度时存在严重数据通路延时的问题。

    一种基于HEVC的整数DCT变换方法

    公开(公告)号:CN105407358B

    公开(公告)日:2018-09-18

    申请号:CN201510854214.X

    申请日:2015-11-27

    Abstract: 本发明公开了一种基于HEVC的整数DCT变换方法,包括:输入视频信号;提取视频信号中的数字图像;将提取的数字图像转化为8×8矩阵M8;将M8划分为四个4×4块;对四个4×4块分别进行整数DCT变换,得到经整数DCT变换的四个4×4块;将经整数DCT变换的四个4×4块合并得到经整数DCT变换的8×8矩阵C8,完成矩阵M8的整数DCT变换,完成对视频信号的时频转换。本发明以4×4块为最小变换单元逐步构建8×8,16×16,32×32的整数DCT变换单元,充分利用现有的计算单元,缩短计算时间,层次清晰的计算单元有利于流水线的构建,解决了现有整数DCT变换方案中多次重复取数和计算单元利用率低的问题。

    时域与空域结合的视频降噪装置及方法

    公开(公告)号:CN102769722B

    公开(公告)日:2015-04-29

    申请号:CN201210252017.7

    申请日:2012-07-20

    Abstract: 本发明涉及一种时域与空域结合的视频降噪装置及方法,属于视频图像处理技术领域。该装置包括时域降噪模块、平滑系数存储模块、参考帧存储模块和空域降噪模块。该方法中,时域降噪模块根据当前点和参考点计算噪声方差、当前点运动强度、当前点的加权系数;再计算当前点平滑系数和当前帧的时域滤波的结果,并分别存储;进而利用空域降噪模块进行空域滤波,获得降噪后的图像数据。从而实现将时域降噪和空域降噪组合应用,能够获得更好的降噪效果,又能够有效减少降噪所需的系统开销,降低系统成本,其降噪装置结构简单,降噪方法的应用方式简便,应用范围也较为广泛。

    一种基于编码块的时域去噪方法
    6.
    发明公开

    公开(公告)号:CN117750012A

    公开(公告)日:2024-03-22

    申请号:CN202311814329.7

    申请日:2023-12-26

    Abstract: 本发明公开了一种基于编码块的时域去噪方法,属于视频编码和图像处理技术领域,该基于编码块的时域去噪方法,包括对待编码图像及其时域预测值使用线性内插法进行去噪,其中,设置滤波参数作为权重;使用去噪后的图像和理想图像值对所述滤波参数求解,获得所述滤波参数关于时域预测残差方差的表达式;依据预测编码失真度和实际编码失真度,计算时域预测残差方差并对所述滤波参数进行更新,进而对去噪后的图像进行更新。通过在编码预测残差阶段进行滤波处理,能够结合编码码率控制信息指导去噪的滤波参数,实现编码过程去噪处理。

    像素搜索方法
    7.
    发明公开

    公开(公告)号:CN111163317A

    公开(公告)日:2020-05-15

    申请号:CN201911418205.0

    申请日:2019-12-31

    Abstract: 本发明提供了一种像素搜索方法,包括:以当前像素点坐标为(0,0);查询到像素块左上角的坐标为(0,1/2)、(0,-1/2)、(-1/2,0)、(1/2,0)、(-1/2,-1/2)、(-1/2,1/2)、(1/2,-1/2)和(1/2,1/2)的像素块;对左上角坐标为(0,-1/2)、(-1/2,0)、(-1/2,-1/2)以及(0,0)的像素块进行二分之一像素内插计算得到多个二分之一像素块;缓存所述二分之一像素块,同时对所有的所述二分之一像素块分别进行SATD计算和COST计算;对所有的所述二分之一像素块分别进行四分之一像素内插计算得到多个四分之一像素块;对所有的所述四分之一像素块分别进行SATD计算和COST计算。在本发明提供的像素搜索方法中,一些分像素可以直接复用其他分像素的内插计算,从而可以减少内插计算的周期,实现高吞吐率的分像素搜索。

    码率估计核心单元、码率估计装置及码率估计方法

    公开(公告)号:CN110191339A

    公开(公告)日:2019-08-30

    申请号:CN201910430467.2

    申请日:2019-05-22

    Abstract: 本发明涉及视频编码领域,提供了一种码率估计装置,包括提供初始状态的上下文初始化装置,控制码率估计启停的码率估计控制装置,头信息码率估计装置,头信息上下文维护装置,残差信息码率估计装置,残差信息上下文维护装置,头信息码率统计装置和码率统计装置。所述残差信息码率估计装置和所述头信息码率估计装置输出的码率估计由所述码率统计装置分类统计后得出最后的码率估计。本发明提供了一种切实可行的硬件实现方案及处理过程,从硬件的层面为编码器提供了压缩率高、准确率高的码率估计功能。

    一种参考数据访问管理方法及装置

    公开(公告)号:CN103729449B

    公开(公告)日:2017-02-15

    申请号:CN201310751654.3

    申请日:2013-12-31

    Abstract: 本发明还公开了一种适用于H.264/AVC并行编码装置的参考数据访问管理方法及装置,所述参考数据访问管理装置包括多个分别连接一编码核心的一级缓存单元,所述一级缓存单元通过一总线连接于一个二级缓存单元,所述二级缓存单元进一步连接外部存储器。仅当编码核心访问的数据在所有的一级缓存单元与二级缓存单元中均不存在时才需要从外部存储器内获取。本发明可以充分的利用宏块行多核并行H.264编码器访问参考数据的相关性,充分降低其参考数据外部存储器访问量。由于尽可能的消除了各个缓存内重复的缓冲块存储,本发明的硬件开销也很低。

    基于三维查找表实现数据点实时映射处理的系统及方法

    公开(公告)号:CN102799657B

    公开(公告)日:2015-04-08

    申请号:CN201210232455.7

    申请日:2012-07-05

    Abstract: 本发明涉及一种基于三维查找表实现数据点实时映射处理的系统及方法,属于图像数据处理技术领域。本发明的系统首先确定输入点所属的四面体四个顶点的坐标,而后三维至一维地址映射模块确定四个一维查找表与四面体顶点的对应关系,四个一维查找表模块分别根据各自获得的一维地址从内部存储空间内取出该地址指定位置的数据;最后四面体内插模块计算输出的内插值,实现图像数据点实时映射处理。本发明的该系统及方法在具有同等容量的一维查找表模块的条件下,误差率更低,性能更佳,而在相同误差率的条件下,所需的一维查找表模块容量更小,硬件要求更低,复杂度较小,同时具有更高吞吐率,且实现方式简便,成本低廉,应用范围较为广泛。

Patent Agency Ranking