-
公开(公告)号:CN111404658B
公开(公告)日:2021-07-16
申请号:CN202010224978.1
申请日:2020-03-26
Applicant: 上海交通大学
Abstract: 本发明提供了一种亚稳态校正方法,包括:求得第一时钟信号和第二时钟信号的第一相位差;判断所述第一相位差是否小于亚稳态窗口;如果小于亚稳态窗口并且连续两次小于亚稳态窗口情形之间的时间间隔小于临界值,延迟第二时钟信号使得所述第一时钟信号和所述第二时钟信号的第二相位差大于亚稳态窗口;延迟后的第二时钟信号连接同步器的输入端。在本发明提供的亚稳态校正方法中,在多时钟域和多电压域信号同步中,通过动态的改变输入同步器的时钟信号的相位,降低未来发生同步信号亚稳态的概率,提升电路的可靠性和性能。
-
公开(公告)号:CN107423153B
公开(公告)日:2020-01-21
申请号:CN201710607440.7
申请日:2017-07-24
Abstract: 本发明提供一种用于错误检测与校正技术的校正电路,其中包括:脉冲放宽电路模块,脉冲放宽电路模块连接到电路的错误检测电路模块输出的第一信号,当第一信号指示电路产生时序错误时,脉冲放宽电路模块捕获第一信号并转换输出高脉宽的第二信号;时序控制电路模块,时序控制电路模块输入电路的第一时钟信号以及第二信号,通过逻辑运算产生将第一时钟信号关闭一个时钟周期的第二时钟信号,当电路完成校正后,时序控制电路模块产生复位信号并传输给脉冲放宽电路模块,用于复位脉冲放宽电路模块并关闭第二信号。本发明能够在有效校正时序错误的前提下,减少硬件开销,降低工作电压和功耗。
-
公开(公告)号:CN111262562B
公开(公告)日:2021-08-27
申请号:CN202010136969.7
申请日:2020-03-02
Applicant: 上海交通大学
IPC: H03K5/26
Abstract: 本发明提供了一种亚稳态检测电路,包括:时钟振荡器产生第一时钟信号;窗口产生电路延迟第一时钟信号,以及产生第二时钟信号;第一同步器接收输入信号并对输入信号进行同步,以及检测输入信号是否在第二时钟信号的检测窗口内翻转并输出第一输出信号;第二同步器接收输入信号并对输入信号进行同步,以及检测输入信号是否在第一时钟信号的检测窗口内翻转,并输出第二输出信号;异或门装置的输入端接收第一输出信号和第二输出信号并输出第三输出信号,通过第三输出信号判断输入信号是否将导致所述第一同步器或者所述第二同步器发生亚稳态。该方法能够在亚稳态发生前检测出输入信号可能导致同步器发生亚稳态的情形。
-
公开(公告)号:CN111404658A
公开(公告)日:2020-07-10
申请号:CN202010224978.1
申请日:2020-03-26
Applicant: 上海交通大学
Abstract: 本发明提供了一种亚稳态校正方法,包括:求得第一时钟信号和第二时钟信号的第一相位差;判断所述第一相位差是否小于亚稳态窗口;如果小于亚稳态窗口并且连续两次小于亚稳态窗口情形之间的时间间隔小于临界值,延迟第二时钟信号使得所述第一时钟信号和所述第二时钟信号的第二相位差大于亚稳态窗口;延迟后的第二时钟信号连接同步器的输入端。在本发明提供的亚稳态校正方法中,在多时钟域和多电压域信号同步中,通过动态的改变输入同步器的时钟信号的相位,降低未来发生同步信号亚稳态的概率,提升电路的可靠性和性能。
-
-
公开(公告)号:CN117081572A
公开(公告)日:2023-11-17
申请号:CN202311048502.7
申请日:2023-08-18
Applicant: 上海交通大学
IPC: H03K19/003
Abstract: 本发明涉及片上互连技术领域,尤其涉及一种应用于片上电荷回收互连线的电压调节方法及系统,方法包括:计算本周期数据在基于电荷回收的互连线的上下通道传输时引起的第一数据活动性差异;在所述第一数据活动性差异的基础上累加过去若干个周期的数据在所述互连线的上下通道传输时引起的第二数据活动性差异,得到数据总活动性差异;当所述数据总活动性差异超出第一阈值时,对所述上下通道的中间电压进行电压补偿以稳定所述中间电压,且所述电压补偿与所述中间电压的充放电同时进行。通过预测互连线中上下通道的中间电压波动,进而在中间电压出现较大偏移之前进行提前干预和补偿,解决了传统电荷回收互连线设计中电压补偿滞后的问题。
-
公开(公告)号:CN114356833B
公开(公告)日:2024-07-12
申请号:CN202111568977.X
申请日:2021-12-21
Applicant: 上海交通大学
IPC: G06F15/163 , G06F1/12
Abstract: 本发明涉及一种跨时钟域数据传输中亚稳态风险规避方法和电路,方法包括构建多个具有相同频率和不同相位的接收端时钟,在整个接收端时钟周期内分别采样发送端数据,根据不同相位接收端时钟采样发送端数据结果的差异,实时判断各接收端时钟在采样发送端数据时是否存在亚稳态风险,并不断切换选取未来一段时间内不会发生风险的接收端时钟与发送端进行数据通信。与现有技术相比,本发明能提前预测潜在的亚稳态风险,并自适应调整接收端有效时钟的相位来规避即将出现的亚稳态风险,从而保证了跨时钟域数据传输的可靠性,并且可通过简单的建模仿真将该方法应用到不同频率关系的跨时钟域数据传输中,无需进行预先的数据测试或实验,使用方便。
-
公开(公告)号:CN113223588A
公开(公告)日:2021-08-06
申请号:CN202110656014.9
申请日:2021-06-11
Applicant: 上海交通大学
Abstract: 本发明提供了本发明提供了一种位线电压读取装置,包括:第一门控偏斜反相器,与位线连通,用于检测位线电压由1/2VDD到VDD变化的情形,并输出电压,当位线电压变化时,输出电压由VDD翻转为零;第二门控偏斜反相器,与位线连通,用于检测位线电压从1/2VDD到零的变化情形,并输出电压,当位线电压变化时,输出电压由零翻转为VDD;时间数字转换电路,与第一门控偏斜反相器和第二门控偏斜反相器连通,用于检测第一门控偏斜反相器和第二门控偏斜反相器的输出电压的翻转时间,以检测正在被访问的一行存储单元中的在访问开始前的初始电压和数据保持时间。本发明通过读取位线电压上的变化从而检测与位线连接的存储单元的数据保持时间。
-
公开(公告)号:CN111262562A
公开(公告)日:2020-06-09
申请号:CN202010136969.7
申请日:2020-03-02
Applicant: 上海交通大学
IPC: H03K5/26
Abstract: 本发明提供了一种亚稳态检测电路,包括:时钟振荡器产生第一时钟信号;窗口产生电路延迟第一时钟信号,以及产生第二时钟信号;第一同步器接收输入信号并对输入信号进行同步,以及检测输入信号是否在第二时钟信号的检测窗口内翻转并输出第一输出信号;第二同步器接收输入信号并对输入信号进行同步,以及检测输入信号是否在第一时钟信号的检测窗口内翻转,并输出第二输出信号;异或门装置的输入端接收第一输出信号和第二输出信号并输出第三输出信号,通过第三输出信号判断输入信号是否将导致所述第一同步器或者所述第二同步器发生亚稳态。该方法能够在亚稳态发生前检测出输入信号可能导致同步器发生亚稳态的情形。
-
公开(公告)号:CN116886245A
公开(公告)日:2023-10-13
申请号:CN202311037042.8
申请日:2023-08-16
Applicant: 上海交通大学
IPC: H04L1/00
Abstract: 本发明涉及片上互连技术领域,尤其涉及一种应用于片上电荷回收互连线的通道数据传输方法及系统,方法包括:将当前周期下需要传输的数据分为K组数据进行编码;分别计算K组数据进行通道交换前后引起的数据活动性差异,得到2K种本周期数据活动性差异值;计算并保存在过去若干个周期的数据进行编码传输后引起的数据活动性差异总和,并在此基础上分别累加所述2K种本周期数据活动性差异值,用于判断所述K组数据中的各组数据是否需要进行通道交换并完成所述K组数据的编码;将编码后的K组数据输出到基于电荷回收的互连线上;接收所述互连线上的K组数据并进行解码。解决了电荷回收互连线上下通道数据活动性不匹配造成的中间电压波动问题。
-
-
-
-
-
-
-
-
-